JAJSSL2A
March 2024 – December 2024
PGA849
PRODUCTION DATA
1
1
特長
2
アプリケーション
3
概要
4
Device Comparison Table
5
Pin Configuration and Functions
6
Specifications
6.1
Absolute Maximum Ratings
6.2
ESD Ratings
6.3
Recommended Operating Conditions
6.4
Thermal Information
6.5
Electrical Characteristics
6.6
Typical Characteristics
7
Detailed Description
7.1
Overview
7.2
Functional Block Diagram
7.3
Feature Description
7.3.1
Gain Control
7.3.2
Input Protection
7.3.3
Using the Output Difference Amplifier to Shape Noise
7.4
Device Functional Modes
8
Application and Implementation
8.1
Application Information
8.1.1
Linear Operating Input Range
8.1.2
Current Consumption with Differential Inputs
8.2
Typical Applications
8.2.1
Driving a Single-Ended Input SAR ADC
8.2.1.1
Design Requirements
8.2.1.2
Detailed Design Procedure
8.2.1.3
Application Curves
8.3
Power Supply Recommendations
8.4
Layout
8.4.1
Layout Guidelines
8.4.2
Layout Example
9
Device and Documentation Support
9.1
Device Support
9.1.1
Development Support
9.1.1.1
PSpice® for TI
9.1.1.2
TINA-TI™シミュレーション ソフトウェア (無償ダウンロード)
9.2
Documentation Support
9.2.1
Related Documentation
9.3
ドキュメントの更新通知を受け取る方法
9.4
サポート・リソース
9.5
Trademarks
9.6
静電気放電に関する注意事項
9.7
用語集
10
Revision History
11
Mechanical, Packaging, and Orderable Information
パッケージ・オプション
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
メカニカル・データ(パッケージ|ピン)
RGT|16
サーマルパッド・メカニカル・データ
RGT|16
QFND098S
発注情報
jajssl2a_oa
jajssl2a_pm
7
Detailed Description