JAJSPR4B
April 2023 – September 2023
PGA855
PRODUCTION DATA
1
1
特長
2
アプリケーション
3
概要
4
Revision History
5
Device Comparison Table
6
Pin Configuration and Functions
7
Specifications
7.1
Absolute Maximum Ratings
7.2
ESD Ratings
7.3
Recommended Operating Conditions
7.4
Thermal Information
7.5
Electrical Characteristics
7.6
Typical Characteristics
8
Detailed Description
8.1
Overview
8.2
機能ブロック図
8.3
Feature Description
8.3.1
Gain Control
8.3.2
Input Protection
8.3.3
Output Common-Mode Pin
8.3.4
Using the Fully Differential Output Amplifier to Shape Noise
8.4
Device Functional Modes
9
Application and Implementation
9.1
Application Information
9.1.1
Linear Operating Input Range
9.2
Typical Applications
9.2.1
ADS127L11 and ADS127L21, 24-Bit, Delta-Sigma ADC Driver Circuit
9.2.1.1
Design Requirements
9.2.1.2
Detailed Design Procedure
9.2.1.3
Application Curves
9.2.2
ADS8900B 20-Bit SAR ADC Driver Circuit
9.2.2.1
Design Requirements
9.2.2.2
Detailed Design Procedure
9.2.2.3
Application Curves
9.3
Power Supply Recommendations
9.4
Layout
9.4.1
Layout Guidelines
9.4.2
Layout Example
10
Device and Documentation Support
10.1
Device Support
10.1.1
Development Support
10.1.1.1
PSpice® for TI
10.2
Documentation Support
10.2.1
Related Documentation
10.3
ドキュメントの更新通知を受け取る方法
10.4
サポート・リソース
10.5
Trademarks
10.6
静電気放電に関する注意事項
10.7
用語集
11
Mechanical, Packaging, and Orderable Information
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
RGT|16
MPQF119H
サーマルパッド・メカニカル・データ
RGT|16
QFND098S
発注情報
jajspr4b_oa
jajspr4b_pm
1
特長
8 つのピン・プログラマブル・バイナリ・ゲイン
G (V/V) = ⅛、¼、½、1、2、4、8、および 16
"Low" ゲイン誤差ドリフト:G = 1V/V で 1ppm/℃ (最大値)
完全差動出力
ADC 入力のオーバードライブ保護を可能にする独立した出力電源ピン
出力同相モード制御
高速信号処理:
広い帯域幅:10MHz (すべてのゲイン)
高いスルーレート:35V/μs
セトリング・タイム:
誤差 0.01% まで 500ns、0.0015% まで 950ns
入力段ノイズ:G = 16V/V 時に 7.8nV/√
Hz
SNR を向上させるフィルタ・オプション
高低の電源電圧に対して ±40V までの入力過電圧保護機能
入力段電源電圧範囲:
単一電源:8V~36V
デュアル電源:±4V~±18V
出力段電源電圧範囲:
単一電源:4.5V~36V
デュアル電源:±2.25V~±18V
仕様温度範囲:-40℃~+125℃
小型パッケージ:3mm × 3mm VQFN