JAJSVC7 September 2024 RES60A-Q1
ADVANCE INFORMATION
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
PARAMETER | DESIGN GOAL |
---|---|
DC bus voltage range | 0V to 1000V |
Output (VADC) full-scale range | 0V to 5V |
Attenuation (nominal ratio) | 500:1 |
Uncalibrated initial measurement error | ±0.5% FSR |