JAJSTF3U January   1993  – July 2024 SN54LVC00A , SN74LVC00A

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. Pin Configuration and Functions
  6. Specifications
    1. 5.1  Absolute Maximum Ratings
    2. 5.2  ESD Ratings
    3. 5.3  Recommended Operating Conditions, SN54LVC00A
    4. 5.4  Recommended Operating Conditions, SN74LVC00A
    5. 5.5  Thermal Information
    6. 5.6  Electrical Characteristics, SN54LVC00A
    7. 5.7  Electrical Characteristics, SN74LVC00A
    8. 5.8  Switching Characteristics, SN54LVC00A
    9. 5.9  Switching Characteristics, SN74LVC00A
    10. 5.10 Operating Characteristics
    11. 5.11 Typical Characteristics
  7. Parameter Measurement Information
  8. Detailed Description
    1. 7.1 Overview
    2. 7.2 Functional Block Diagram
    3. 7.3 Feature Description
      1. 7.3.1 Balanced High-Drive CMOS Push-Pull Outputs
      2. 7.3.2 Standard CMOS Inputs
      3. 7.3.3 Clamp Diodes
      4. 7.3.4 Over-voltage Tolerant Inputs
    4. 7.4 Device Functional Modes
  9. Application and Implementation
    1. 8.1 Application Information
    2. 8.2 Typical Application
      1. 8.2.1 Design Requirements
      2. 8.2.2 Detailed Design Procedure
      3. 8.2.3 Application Curve
    3.     Power Supply Recommendations
    4. 8.3 Layout
      1. 8.3.1 Layout Guidelines
      2. 8.3.2 Layout Example
  10. Device and Documentation Support
    1. 9.1 Related Links
    2. 9.2 Receiving Notification of Documentation Updates
    3. 9.3 サポート・リソース
      1. 9.3.1 Community Resources
    4. 9.4 Trademarks
    5. 9.5 静電気放電に関する注意事項
    6. 9.6 用語集
  11. 1046
  12. 11Mechanical, Packaging, and Orderable Information

パッケージ・オプション

デバイスごとのパッケージ図は、PDF版データシートをご参照ください。

メカニカル・データ(パッケージ|ピン)
  • W|14
サーマルパッド・メカニカル・データ
発注情報

概要

SN54LVC00A クワッド 2 入力正論理 NAND ゲートは 2.7V~3.6V の VCC で動作するように設計されており、SN74LVC00A クワッド 2 入力正論理 NAND ゲートは 1.65V~3.6V の VCC で動作するように設計されて います。

SNx4LVC00A デバイスは、ブール関数 Y = A • B、すなわち Y = A + B を正論理で実行します。

入力は 3.3V または 5V のデバイスから駆動できます。この機能により、3.3V と 5V が混在するシステム環境での変換装置としてこのデバイスを使用できます。

製品情報
部品番号 パッケージ (1) パッケージ サイズ(2) 本体サイズ (3)
SNx4LVC00A BQA (WQFN、14) 3mm × 2.5mm 3mm × 2.5mm
D (SOIC、14) 8.65mm × 6mm 8.65 mm × 3.91 mm
DB (SSOP、14) 6.2mm × 7.8mm 6.20 mm × 5.30 mm
NS (SOP、14) 10.2mm × 7.8mm 10.30 mm × 5.30 mm
PW (TSSOP、14) 5mm × 4.4mm 5.00 mm × 4.40 mm
RGY (VQFN、14) 3.5mm × 3.5mm 3.50 mm × 3.50 mm
FK (LCCC、20) 8.9mm × 8.9mm 8.89 mm × 8.89 mm
J (CDIP、14) 19.55mm × 7.9mm 19.55 mm × 6.7mm
W (CFP、14) 9.21mm × 9mm 9.21mm × 6.28mm
詳細については、セクション 11 を参照してください。
パッケージ サイズ (長さ × 幅) は公称値であり、該当する場合はピンも含まれます。
本体サイズ (長さ×幅) は公称値であり、ピンは含まれません。
SN54LVC00A SN74LVC00A 概略回路図 SN54LVC00A SN74LVC00A 概略回路図 SN54LVC00A SN74LVC00A 概略回路図 SN54LVC00A SN74LVC00A 概略回路図概略回路図