JAJSE45C
February 2016 – December 2021
SN65DP141
PRODUCTION DATA
1
特長
2
アプリケーション
3
概要
4
Revision History
5
Pin Configuration and Functions
6
Specifications
6.1
Absolute Maximum Ratings
6.2
ESD Ratings
6.3
Recommended Operating Conditions
6.4
Thermal Information
6.5
Electrical Characteristics
6.6
Switching Characteristics
6.7
Switching Characteristics, I2C Interface
6.8
Typical Characteristics
7
Parameter Measurement Information
8
Detailed Description
8.1
Overview
8.2
Functional Block Diagram
8.3
Feature Description
8.3.1
DC and AC Independent Gain Control
8.3.2
Two-Wire Serial Interface and Control Logic
8.3.3
Bus Idle
8.3.4
Start Data Transfer
8.3.5
Stop Data Transfer
8.3.6
Data Transfer
8.3.7
Acknowledge
8.4
Device Functional Modes
8.4.1
TRACE and CABLE Equalization Modes
8.4.2
Control Modes
8.4.3
GPIO MODE
8.4.4
I2C Mode
8.5
Register Maps
8.5.1
Register 0x00 (General Device Settings) (offset = 00000000) [reset = 00000000]
8.5.2
Register 0x01 (Channel Enable) (offset = 00000000) [reset = 00000000]
8.5.3
Register 0x02 (Channel 0 Control Settings) (offset = 00000000) [reset = 00000000]
8.5.4
Register 0x03 (Channel 0 Enable Settings) (offset = 00000000) [reset = 00000000]
8.5.5
Register 0x05 (Channel 1 Control Settings) (offset = 00000000) [reset = 00000000]
8.5.6
Register 0x06 (Channel 1 Enable Settings) (offset = 00000000) [reset = 00000000]
8.5.7
Register 0x08 (Channel 2 Control Settings) (offset = 00000000) [reset = 00000000]
8.5.8
Register 0x09 (Channel 2 Enable Settings) (offset = 00000000) [reset = 00000000]
8.5.9
Register 0x0B (Channel 3 Control Settings) (offset = 00000000) [reset = 00000000]
8.5.10
Register 0x0C (Channel 3 Control Settings) (offset = 00000000) [reset = 00000000]
9
Application and Implementation
9.1
Application Information
9.2
Typical Application
9.2.1
Design Requirements
9.2.2
Detailed Design Procedure
9.2.3
Application Curves
10
Power Supply Recommendations
11
Layout
11.1
Layout Guidelines
11.2
Layout Example
12
Device and Documentation Support
12.1
Receiving Notification of Documentation Updates
12.2
サポート・リソース
12.3
Trademarks
12.4
Electrostatic Discharge Caution
12.5
Glossary
13
Mechanical, Packaging, and Orderable Information
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
RLJ|38
MPQF297
サーマルパッド・メカニカル・データ
発注情報
jajse45c_oa
jajse45c_pm
1
特長
VESA DisplayPort 1.4a、
2.0、eDP 1.4 をサポート
DisplayPort RBR、HBR、HBR2、HBR3、UHBR10 など、最大 12Gbps のデータ・レートをサポートするクワッド・チャネル・リニア・リドライバ
プロトコルに依存しない
DP リンク・トレーニングに対して透過的
リンク上での位置の影響を受けないためソース、シンク、ケーブル・アプリケーションに好適
6GHz で 15dB のアナログ・イコライゼーション
出力リニア・ダイナミック・レンジ:1200mV
帯域幅:> 20GHz
反射損失:16dB 未満 (6GHz)
2.5V または 3.3V ±5% の単一電源
低消費電力:チャネルあたり 80mW (V
CC
= 2.5V)
GPIO または I
2
C 制御