JAJSFO1G
September 2012 – June 2018
SN65DSI84
PRODUCTION DATA.
1
特長
2
アプリケーション
3
概要
標準アプリケーション
4
改訂履歴
5
Pin Configuration and Functions
Pin Functions
6
Specifications
6.1
Absolute Maximum Ratings
6.2
EDS Ratings
6.3
Recommended Operating Conditions
6.4
Thermal Information
6.5
Electrical Characteristics
6.6
Switching Characteristics
7
Detailed Description
7.1
Overview
7.2
Functional Block Diagram
7.3
Feature Description
7.3.1
Clock Configurations and Multipliers
7.3.2
ULPS
7.3.3
LVDS Pattern Generation
7.4
Device Functional Modes
7.4.1
Reset Implementation
7.4.2
Initialization Sequence
7.4.3
LVDS Output Formats
7.4.4
DSI Lane Merging
7.4.5
DSI Pixel Stream Packets
7.4.6
DSI Video Transmission Specifications
7.4.7
Operating Modes
7.5
Programming
7.5.1
Local I2C Interface Overview
7.6
Register Maps
7.6.1
Control and Status Registers Overview
8
Application and Implementation
8.1
Application Information
8.1.1
Video Stop and Restart Sequence
8.1.2
Reverse LVDS Pin Order Option
8.1.3
IRQ Usage
8.2
Typical Application
8.2.1
Design Requirements
8.2.2
Detailed Design Procedure
8.2.2.1
Example Script
8.2.3
Application Curve
9
Power Supply Recommendations
9.1
VCC Power Supply
9.2
VCORE Power Supply
10
Layout
10.1
Layout Guidelines
10.1.1
Package Specific
10.1.2
Differential Pairs
10.1.3
Ground
10.2
Layout Example
11
デバイスおよびドキュメントのサポート
11.1
ドキュメントの更新通知を受け取る方法
11.2
コミュニティ・リソース
11.3
商標
11.4
静電気放電に関する注意事項
11.5
Glossary
12
メカニカル、パッケージ、および注文情報
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
ZXH|64
MPBGAK9A
サーマルパッド・メカニカル・データ
発注情報
jajsfo1g_oa
jajsfo1g_pm
7.3
Feature Description