JAJSO03D November   2011  – April 2022 SN65HVDA100-Q1

PRODUCTION DATA  

  1. 特長
  2. アプリケーション
  3. 概要
  4. 概要 (続き)
  5. Revision History
  6. Pin Configuration and Functions
  7. Specifications
    1. 7.1 Absolute Maximum Ratings (1) (1)
    2. 7.2 ESD Ratings
    3. 7.3 Recommended Operating Conditions
    4. 7.4 Thermal Information
    5. 7.5 Electrical Characteristics
    6. 7.6 Switching Characteristics
    7. 7.7 Dissipation Ratings
    8. 7.8 Typical Characteristics
  8. Parameter Measurement Information
    1. 8.1 17
  9. Detailed Description
    1. 9.1 Overview
    2. 9.2 Functional Block Diagram
    3. 9.3 Feature Description
      1. 9.3.1  LIN (Local Interconnect Network) Bus
        1. 9.3.1.1 LIN Transmitter Characteristics
        2. 9.3.1.2 LIN Receiver Characteristics
          1. 9.3.1.2.1 Termination
      2. 9.3.2  TXD (Transmit Input / Output)
      3. 9.3.3  RXD (Receive Output)
      4. 9.3.4  VSUP (Supply Voltage)
      5. 9.3.5  GND (Ground)
      6. 9.3.6  EN (Enable Input)
      7. 9.3.7  NWake (High Voltage Wake Up Input)
      8. 9.3.8  INH (Inhibit Output)
      9. 9.3.9  TXD Dominant State Timeout
      10. 9.3.10 Thermal Shutdown
      11. 9.3.11 Bus Stuck Dominant System Fault: False Wake-Up Lockout
      12. 9.3.12 Undervoltage on VSUP
      13. 9.3.13 Unpowered Device Does Not Affect the LIN Bus
    4. 9.4 Device Functional Modes
      1. 9.4.1 Operating States
      2. 9.4.2 Normal Mode
      3. 9.4.3 Sleep Mode
      4. 9.4.4 Wake-Up Events
        1. 9.4.4.1 Wake-Up Request (RXD)
        2. 9.4.4.2 Wake-Up Source Recognition (TXD)
      5. 9.4.5 Standby Mode
      6. 9.4.6 Mode Transitions
  10. 10Application and Implementation
    1. 10.1 Application Information
    2. 10.2 Typical Application
      1. 10.2.1 Design Requirements
      2. 10.2.2 Detailed Design Procedure
      3. 10.2.3 Application Curves
  11. 11Power Supply Recommendations
  12. 12Layout
    1. 12.1 Layout Guidelines
    2. 12.2 Layout Example
  13. 13Device and Documentation Support
    1. 13.1 Documentation Support
      1. 13.1.1 Related Documentation
    2. 13.2 Receiving Notification of Documentation Updates
    3. 13.3 サポート・リソース
    4. 13.4 Trademarks
    5. 13.5 Electrostatic Discharge Caution
    6. 13.6 Glossary
  14. 14Mechanical, Packaging, and Orderable Information

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

概要

SN65HVDA100-Q1 デバイスは LIN (Local Interconnect Network) 物理インターフェイスであり、このインターフェイスはウェイクアップおよび保護機能付きシリアル・トランシーバを内蔵しています。LIN バスとは、2.4kbps~20kbps のデータ・レートを使った低速車載ネットワークで一般に使用されている単線式双方向バスです。LIN 物理層仕様と ISO 17987 で規定されているように、TXD 上の LIN プロトコル出力データ・ストリームは、SN65HVDA100-Q1 によって電流制限波形整形ドライバを通して LIN バス信号に変換されます。本レシーバは LIN バスからのデータ・ストリームを変換し、RXD 経由でデータ・ストリームを出力します。LIN バスには、ドミナント状態 (グランドに近い電圧) とリセッシブ状態 (バッテリに近い電圧) という 2 つの状態があります。リセッシブ状態では、LIN バスは内部プルアップ抵抗 (30kΩ) と直列ダイオードによって HIGH にプルアップされるため、レスポンダ用途では外付けプルアップ部品は不要です。コマンダ用途では、LIN 仕様に従って外付けプルアップ抵抗 (1kΩ) と直列ダイオードが必要です。

製品情報
部品番号 パッケージ(1) 本体サイズ (公称)
SN65HVDA100-Q1 SOIC (8) 4.90mm × 3.91mm
利用可能なパッケージについては、このデータシートの末尾にある注文情報を参照してください。
GUID-75CCC866-26C4-443D-953A-96B8E92D3762-low.gifSN65HVDA100-Q1 のブロック図