JAJSV24J
October 1996 – July 2024
SN65LBC184
,
SN75LBC184
PRODUCTION DATA
1
1
特長
2
アプリケーション
3
概要
4
Pin Configuration and Functions
5
Specifications
5.1
Absolute Maximum Ratings
5.2
ESD Ratings
5.3
Recommended Operating Conditions
5.4
Thermal Information
5.5
Electrical Characteristics: Driver
5.6
Electrical Characteristics: Receiver
5.7
Driver Switching Characteristics
5.8
Receiver Switching Characteristics
5.9
Dissipation Ratings
5.10
Typical Characteristics
6
Parameter Measurement Information
7
Detailed Description
7.1
Overview
7.2
Functional Block Diagram
7.3
Feature Description
7.4
Device Functional Modes
8
Application and Implementation
8.1
Application Information
8.2
Typical Application
8.2.1
Design Requirements
8.2.1.1
Data Rate and Bus Length
8.2.1.2
Stub Length
8.2.1.3
Bus Loading
8.2.2
Detailed Design Procedure
8.2.2.1
SN65LBC184 Test Description
8.2.3
Application Curve
8.3
Power Supply Recommendations
8.4
Layout
8.4.1
Layout Guidelines
8.4.2
Layout Example
9
Device and Documentation Support
9.1
Receiving Notification of Documentation Updates
9.2
サポート・リソース
9.3
Trademarks
9.4
静電気放電に関する注意事項
9.5
用語集
10
Revision History
11
Mechanical, Packaging, and Orderable Information
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
D|8
MSOI002K
P|8
MPDI001B
サーマルパッド・メカニカル・データ
発注情報
jajsv24j_oa
jajsv24j_pm
1
特長
過渡電圧抑制機能を搭載
以下を上回るバス端子の ESD 保護:
±30kV IEC 61000-4-2 接触放電
±30kV IEC 61000-4-2 気中放電
±15kV EIA/JEDEC 人体モデル
IEC 61000-4-5 に準拠した 400W ピーク (標準値) の回路損傷保護
制御されたドライバの出力電圧のスルーレートにより、より長いケーブル スタブ長を実現
電気的ノイズの多い環境で 250kbps
開路フェイルセーフ レシーバ設計
1/4 の単位負荷でバス上に 128 のデバイスを接続可能
サーマル シャットダウン保護機能
パワーアップ / パワーダウン グリッチ保護
各トランシーバが TIA/EIA-485 (RS-485) および ISO/IEC 8482:1993(E) 規格を満たすか上回る性能
ディセーブル時の低い電源電流 (最大 300μA)
SN75176 とピン互換