JAJSUH0E January   2008  – April 2024 SN74AUP2G08

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. ピン構成および機能
  6. 仕様
    1. 5.1  絶対最大定格
    2. 5.2  ESD 定格
    3. 5.3  推奨動作条件
    4. 5.4  熱抵抗特性
    5. 5.5  電気的特性
    6. 5.6  スイッチング特性 - CL = 5pF
    7. 5.7  スイッチング特性 - CL = 10pF
    8. 5.8  スイッチング特性 - CL = 15pF
    9. 5.9  スイッチング特性 - CL = 30pF
    10. 5.10 動作特性
    11. 5.11 代表的特性
  7. パラメータ測定情報
    1. 6.1 19
  8. 詳細説明
    1. 7.1 概要
    2. 7.2 機能ブロック図
    3. 7.3 機能説明
      1. 7.3.1 平衡化された CMOS プッシュプル出力
      2. 7.3.2 CMOS シュミット トリガ入力
      3. 7.3.3 部分的パワー ダウン (Ioff)
      4. 7.3.4 標準 CMOS 入力
      5. 7.3.5 クランプ ダイオード構造
    4. 7.4 デバイスの機能モード
  9. アプリケーションと実装
    1. 8.1 アプリケーション情報
    2. 8.2 代表的なアプリケーション
      1. 8.2.1 設計要件
        1. 8.2.1.1 電源に関する考慮事項
        2. 8.2.1.2 入力に関する考慮事項
        3. 8.2.1.3 出力に関する考慮事項
      2. 8.2.2 詳細な設計手順
      3. 8.2.3 アプリケーション曲線
    3. 8.3 電源に関する推奨事項
    4. 8.4 レイアウト
      1. 8.4.1 レイアウトのガイドライン
      2. 8.4.2 レイアウト例
  10. デバイスおよびドキュメントのサポート
    1. 9.1 ドキュメントの更新通知を受け取る方法
    2. 9.2 サポート・リソース
    3. 9.3 商標
    4. 9.4 静電気放電に関する注意事項
    5. 9.5 用語集
  11. 10改訂履歴
  12. 11メカニカル、パッケージ、および注文情報

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

特長

  • 広い動作 VCC 範囲:0.8V~3.6V
  • 小さい静的消費電力
    (ICC = 0.9µA、最大値)
  • 小さい動的消費電力
    (3.3V で Cpd = 4.3pF、標準値)
  • 小さいノイズ – オーバーシュートおよびアンダーシュートは
    VCC の <10%
  • Ioff により部分的パワーダウン モードでの動作をサポート
  • シュミット トリガ アクションにより、低速の入力遷移が可能で、入力におけるスイッチング ノイズ耐性が向上
    (3.3V で Vhys = 250mV、標準値)
  • 3.6V I/O 許容で混在モードの信号動作に対応
  • 3.3V で tpd = 5.9ns (最大値)
  • JESD 78、Class II 準拠で 100mA 超のラッチアップ性能