JAJSHP0F July 2019 – January 2024 SN74AXC4T245-Q1
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
標準 CMOS 入力は高インピーダンスであり、通常は「電気的特性」に示されている入力容量と並列の抵抗としてモデル化されます。ワーストケースの抵抗は「絶対最大定格」に示されている最大入力電圧と、「電気的特性」に示されている最大入力リーケージ電流からオームの法則 (R = V ÷ I) を使用して計算します。
過剰な消費電流と発振を避けるため、入力に印加する信号は、「推奨動作条件」の Δt/Δv で定義される高速なエッジ レートを持つ必要があります。 低速またはノイズの多い入力信号が必要な場合は、シュミット トリガ入力を備えたデバイスを使用して、標準 CMOS 入力の前に入力信号を調整する必要があります。