JAJSIK3E February 2020 – January 2024 SN74AXC4T774-Q1
PRODUCTION DATA
標準 CMOS 入力は高インピーダンスであり、通常は「電気的特性」に示されている入力容量と並列の抵抗としてモデル化されます。ワーストケースの抵抗は「絶対最大定格」に示されている最大入力電圧と、「電気的特性」に示されている最大入力リーケージ電流からオームの法則 (R = V ÷ I) を使用して計算します。
過剰な消費電流と発振を避けるため、入力に印加される信号は、「推奨動作条件」の Δt/Δv で定義される高速なエッジ レートを持っている必要があります。エッジ レートが遅い入力信号または多くのノイズを含む入力信号に対応する必要がある場合、入力信号の状態を整えるため、標準 CMOS 入力に先だって、シュミット トリガ入力を備えたデバイスを使う必要があります。