JAJSFC1C
April 2005 – September 2021
SN74CBTU4411
PRODUCTION DATA
1
特長
2
アプリケーション
3
概要
4
Revision History
5
Pin Configuration and Functions
6
Specifications
6.1
Absolute Maximum Ratings
6.2
ESD Ratings
6.3
Recommended Operating Conditions
6.4
Thermal Information
6.5
Electrical Characteristics
6.6
Switching Characteristics
6.7
Typical Characteristic
7
Parameter Measurement Information
7.1
Enable and Disable Times
7.2
Skew and Propagation Delay Times
8
Detailed Description
8.1
Overview
8.2
Functional Block Diagram
8.3
Feature Description
8.4
Device Functional Modes
9
Application and Implementation
9.1
Application Information
9.2
Typical Application
9.2.1
Design Requirements
9.2.2
Detailed Design Procedure
9.2.3
Application Curve
10
Power Supply Recommendations
11
Layout
11.1
Layout Guidelines
11.2
Layout Example
12
Device and Documentation Support
12.1
Documentation Support
12.1.1
Related Documentation
12.2
Receiving Notification of Documentation Updates
12.3
サポート・リソース
12.4
Trademarks
13
Electrostatic Discharge Caution
14
Glossary
15
Mechanical, Packaging, and Orderable Information
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
ZST|72
MPBG455C
サーマルパッド・メカニカル・データ
発注情報
jajsfc1c_oa
jajsfc1c_pm
1
特長
SSTL_18 信号レベルをサポート
DDR-II アプリケーションに最適
バイアス電圧 (V
BIAS
) により D ポート出力をプリチャージ
制御入力を内部で終端
広帯域 (最小 400MHz)
低く平坦なオン抵抗 (r
on
) 特性 (r
on
=最大 17Ω)
400Ω プルダウン抵抗を内蔵
差動および立ち上がり/立ち下がりエッジ・スキューが小さい
JESD 78、Class II 準拠で 100mA 超のラッチアップ性能