JAJSNV9F December   1982  – May 2022 SN54HC688 , SN74HC688

PRODUCTION DATA  

  1. 特長
  2. 概要
  3. Revision History
  4. Pin Configuration and Functions
  5. Specifications
    1. 5.1 Absolute Maximum Ratings
    2. 5.2 Recommended Operating Conditions (1)
    3. 5.3 Thermal Information
    4. 5.4 Electrical Characteristics
    5. 5.5 Switching Characteristics
    6. 5.6 Operating Characteristics
  6. Parameter Measurement Information
  7. Detailed Description
    1. 7.1 Overview
    2. 7.2 Functional Block Diagram
    3. 7.3 Device Functional Modes
  8. Power Supply Recommendations
  9. Layout
    1. 9.1 Layout Guidelines
  10. 10Device and Documentation Support
    1. 10.1 Receiving Notification of Documentation Updates
    2. 10.2 サポート・リソース
    3. 10.3 Trademarks
    4. 10.4 Electrostatic Discharge Caution
    5. 10.5 Glossary
  11. 11Mechanical, Packaging, and Orderable Information

パッケージ・オプション

デバイスごとのパッケージ図は、PDF版データシートをご参照ください。

メカニカル・データ(パッケージ|ピン)
  • N|20
  • DW|20
  • PW|20
サーマルパッド・メカニカル・データ
発注情報

概要

これらの ID コンパレータは、2 つの 8 ビット・バイナリ・ワードまたは BCD ワードの比較を実行します。出力イネーブル (OE) 入力を使用すると、出力を強制的に High レベルにすることができます。

製品情報
部品番号 パッケージ(1) 本体サイズ (公称)
SN74HC688DW SOIC (20) 12.80mm × 7.50mm
SN74HC688N PDIP (20) 25.40mm × 6.35mm
SN74HC688PWR TSSOP (20) 6.50mm × 4.40mm
SN54HC688J CDIP (20) 26.92mm × 6.92mm
SNJ54HC688FK LCCC (20) 8.89mm × 8.45mm
利用可能なパッケージについては、このデータシートの末尾にある注文情報を参照してください。
GUID-20211006-SS0I-T2X0-JKJV-W1MPCV3G4S9R-low.png機能ブロック図