JAJSPE0R september   1997  – august 2023 SN74LV244A

PRODMIX  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. 改訂履歴
  6. ピン構成および機能
  7. 仕様
    1. 6.1  絶対最大定格
    2. 6.2  ESD 定格
    3. 6.3  推奨動作条件
    4. 6.4  熱に関する情報
    5. 6.5  電気的特性
    6. 6.6  ノイズ特性
    7. 6.7  動作特性
    8. 6.8  スイッチング特性:VCC = 2.5V ± 0.2V
    9. 6.9  スイッチング特性:VCC = 3.3V±0.3V
    10. 6.10 スイッチング特性:VCC = 5V±0.5V
    11. 6.11 代表的特性
  8. パラメータ測定情報
  9. 詳細説明
    1. 8.1 概要
    2. 8.2 機能ブロック図
    3. 8.3 機能説明
      1. 8.3.1 平衡な CMOS 3 ステート出力
      2. 8.3.2 標準 CMOS 入力
      3. 8.3.3 部分的パワーダウン (Ioff)
      4. 8.3.4 クランプ・ダイオード構造
    4. 8.4 デバイスの機能モード
  10. アプリケーションと実装
    1. 9.1 アプリケーション情報
    2. 9.2 代表的なアプリケーション
      1. 9.2.1 電源に関する考慮事項
      2. 9.2.2 入力に関する考慮事項
      3. 9.2.3 出力に関する考慮事項
      4. 9.2.4 詳細な設計手順
      5. 9.2.5 アプリケーション曲線
    3. 9.3 電源に関する推奨事項
    4. 9.4 レイアウト
      1. 9.4.1 レイアウトのガイドライン
      2. 9.4.2 レイアウト例
  11. 10デバイスおよびドキュメントのサポート
    1. 10.1 ドキュメントのサポート
      1. 10.1.1 関連資料
    2. 10.2 ドキュメントの更新通知を受け取る方法
    3. 10.3 サポート・リソース
    4. 10.4 商標
    5. 10.5 静電気放電に関する注意事項
    6. 10.6 用語集
  12. 11メカニカル、パッケージ、および注文情報

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

概要

SN74LV244A オクタル・バッファおよびライン・ドライバは、2V~5.5V の VCC で動作するように設計されています。

SN74LV244A デバイスは、3 ステート・メモリ・アドレス・ドライバ、クロック・ドライバ、バス用レシーバ / トランスミッタの性能と密度の両方を向上することに特化して設計されています。これらのデバイスは、独立した出力イネーブル (OE) 入力を備えた 2 つの 4 ビット・ライン・ドライバで構成されています。

パッケージ情報
部品番号 パッケージ 1 パッケージ・サイズ 2
SN74LV244A DB (SSOP、20) 7.2mm × 7.8mm
DGV (TVSOP、20) 5.00mm × 6.4mm
DW (SOIC、20) 12.80mm × 10.3mm
NS (SO、20) 12.60mm × 5.30mm
PW (TSSOP、20) 6.50mm × 7.8mm
RGY (VQFN、20) 4.5mm × 3.50mm
RKS (VQFN、20) 4.50mm × 2.50mm
DGS (VSSOP、20) 5.10mm × 4.9mm
利用可能なすべてのパッケージについては、データシートの末尾にある注文情報を参照してください。
パッケージ・サイズ (長さ×幅) は公称値であり、該当する場合はピンも含まれます。
GUID-11836AF5-B12E-4E3A-B90F-5877040E9DC1-low.gif論理図 (正論理)