SN74LV244A

アクティブ

3 ステート出力、8 チャネル、2V ~ 5.5V、バッファ

製品詳細

Technology family LV-A Supply voltage (min) (V) 2 Supply voltage (max) (V) 5.5 Number of channels 8 IOL (max) (mA) 16 Supply current (max) (µA) 20 IOH (max) (mA) -16 Input type Standard CMOS Output type 3-State Features Balanced outputs, Over-voltage tolerant inputs, Partial power down (Ioff), Very high speed (tpd 5-10ns) Rating Catalog Operating temperature range (°C) -40 to 125
Technology family LV-A Supply voltage (min) (V) 2 Supply voltage (max) (V) 5.5 Number of channels 8 IOL (max) (mA) 16 Supply current (max) (µA) 20 IOH (max) (mA) -16 Input type Standard CMOS Output type 3-State Features Balanced outputs, Over-voltage tolerant inputs, Partial power down (Ioff), Very high speed (tpd 5-10ns) Rating Catalog Operating temperature range (°C) -40 to 125
SOIC (DW) 20 131.84 mm² 12.8 x 10.3 SOP (NS) 20 98.28 mm² 12.6 x 7.8 SSOP (DB) 20 56.16 mm² 7.2 x 7.8 TSSOP (PW) 20 41.6 mm² 6.5 x 6.4 TVSOP (DGV) 20 32 mm² 5 x 6.4 VQFN (RGY) 20 15.75 mm² 4.5 x 3.5 VQFN (RKS) 20 11.25 mm² 4.5 x 2.5 VSSOP (DGS) 20 24.99 mm² 5.1 x 4.9
  • 2V~5.5V の V CC で動作
  • 最大 t pd 6.5ns (5V 時)
  • 標準 V OLP (出力グランド・バウンス) < 0.8V (V CC = 3.3V、T A = 25℃)
  • 標準 V OHV (出力 V OH アンダーシュート) > 2.3V (V CC = 3.3V、T A = 25℃)
  • すべてのポートで混在モード電圧動作をサポート
  • I off により部分的パワーダウン・モードでの動作をサポート
  • JESD 17 準拠で 250mA 超のラッチアップ性能
  • 2V~5.5V の V CC で動作
  • 最大 t pd 6.5ns (5V 時)
  • 標準 V OLP (出力グランド・バウンス) < 0.8V (V CC = 3.3V、T A = 25℃)
  • 標準 V OHV (出力 V OH アンダーシュート) > 2.3V (V CC = 3.3V、T A = 25℃)
  • すべてのポートで混在モード電圧動作をサポート
  • I off により部分的パワーダウン・モードでの動作をサポート
  • JESD 17 準拠で 250mA 超のラッチアップ性能

SN74LV244A オクタル・バッファおよびライン・ドライバは、2V~5.5V の V CC で動作するように設計されています。

SN74LV244A デバイスは、3 ステート・メモリ・アドレス・ドライバ、クロック・ドライバ、バス用レシーバ / トランスミッタの性能と密度の両方を向上することに特化して設計されています。これらのデバイスは、独立した出力イネーブル ( OE) 入力を備えた 2 つの 4 ビット・ライン・ドライバで構成されています。

SN74LV244A オクタル・バッファおよびライン・ドライバは、2V~5.5V の V CC で動作するように設計されています。

SN74LV244A デバイスは、3 ステート・メモリ・アドレス・ドライバ、クロック・ドライバ、バス用レシーバ / トランスミッタの性能と密度の両方を向上することに特化して設計されています。これらのデバイスは、独立した出力イネーブル ( OE) 入力を備えた 2 つの 4 ビット・ライン・ドライバで構成されています。

ダウンロード 字幕付きのビデオを表示 ビデオ

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
1 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート SN74LV244A 3 ステート出力、オクタル・バッファ / ドライバ データシート (Rev. R 翻訳版) PDF | HTML 英語版 (Rev.R) PDF | HTML 2023年 8月 28日

設計および開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

評価ボード

14-24-LOGIC-EVM — 14 ピンから 24 ピンの D、DB、DGV、DW、DYY、NS、PW の各パッケージに封止した各種ロジック製品向けの汎用評価基板

14-24-logic-EVM 評価基板は、14 ピンから 24 ピンの D、DW、DB、NS、PW、DYY、DGV の各パッケージに封止した各種ロジック デバイスをサポートする設計を採用しています。

ユーザー ガイド: PDF | HTML
評価ボード

14-24-NL-LOGIC-EVM — 14 ピンから 24 ピンのリードなしパッケージ向け、ロジック製品の汎用評価基板

14-24-NL-LOGIC-EVM は、14 ピンから24 ピンの BQA、BQB、RGY、RSV、RJW、RHL の各パッケージに封止した各種ロジック デバイスや変換デバイスをサポートする設計を採用したフレキシブルな評価基板 (EVM) です。

ユーザー ガイド: PDF | HTML
シミュレーション・モデル

SN74LV244A Behavioral SPICE Model

SCEM653.ZIP (7 KB) - PSpice Model
シミュレーション・モデル

SN74LV244A IBIS Model (Rev. A)

SCEM137A.ZIP (24 KB) - IBIS Model
リファレンス・デザイン

TIDEP0022 — ARM MPU、内蔵型 BiSS C マスター・インターフェイス付き

PRU-ICSS(産業用通信サブシステム用の BiSS C Master プロトコル)を実装。このリファレンス・デザインは、包括的な資料と、プログラマブル・リアルタイム・ユニット(PRU)用のソース・コードを提供します。
設計ガイド: PDF
回路図: PDF
リファレンス・デザイン

TIDEP0035 — HIPERFACE DSL Master インターフェイスを統合した ARM MPU、リファレンス・デザイン

このリファレンス・デザインは、産業用通信サブシステム (PRU-ICSS) 上に HIPERFACE DSL マスター・プロトコルを実装しています。この 2 線式インターフェイスを使用すると、位置フィードバックの配線をモーターのケーブルに統合できます。このデザインは、AM437x PRU-ICSS ファームウェアと、TIDA-00177 トランシーバ・リファレンス・デザインを搭載しています。
設計ガイド: PDF
回路図: PDF
リファレンス・デザイン

TIDEP0050 — EnDat 2.2 システム、リファレンス・デザイン

このリファレンス・デザインは、位置エンコーダとロータリー・エンコーダ向けの HEIDENHAIN EnDat 2.2 規格に基づいて、EnDat 2.2 マスター・プロトコル・スタックとハードウェア・インターフェイスを実装しています。このデザインが採用しているのは、EnDat 2.2 マスター・プロトコル・スタックと、RS-485 トランシーバを使用する半二重通信機能、および Sitara AM437x 産業用開発キット (IDK) 上に実装済みのライン終端機能です。このデザインは、HEIDENHAIN EnDat 2.2 規格を満たすように包括的にテスト済みです。AM437x IDK は (...)
設計ガイド: PDF
回路図: PDF
リファレンス・デザイン

TIDEP0054 — サブステーション・オートメーション向け並列冗長プロトコル(PRP)イーサネットのリファレンス・デザイン

このリファレンス・デザインは、スマート・グリッドの送配電ネットワークで使用するサブステーション・オートメーション機器を想定した、高信頼性で低レイテンシのネットワーク通信を提示します。このデザインは、PRU-ICSS (プログラマブル・リアルタイム・ユニット産業用通信サブシステム) を使用して、IEC 62439 規格で規定されている PRP (Parallel Redundancy Protocol、並列冗長性プロトコル) 仕様をサポートしています。このリファレンス・デザインは、FPGA (...)
設計ガイド: PDF
回路図: PDF
パッケージ ピン数 CAD シンボル、フットプリント、および 3D モデル
SOIC (DW) 20 Ultra Librarian
SOP (NS) 20 Ultra Librarian
SSOP (DB) 20 Ultra Librarian
TSSOP (PW) 20 Ultra Librarian
TVSOP (DGV) 20 Ultra Librarian
VQFN (RGY) 20 Ultra Librarian
VQFN (RKS) 20 Ultra Librarian
VSSOP (DGS) 20 Ultra Librarian

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 使用原材料
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ