JAJSTV0 March 2024 SN74LV8T596
PRODUCTION DATA
SN74LV8T596 デバイスには 8 ビットのシリアル イン、パラレル アウトのシフト レジスタが搭載されており、8 ビットの D タイプ ストレージ レジスタへデータを供給します。すべての入力はシュミット トリガを備えているため、低速エッジまたはノイズの多い入力信号によるデータ出力エラーを解消できます。ストレージ レジスタはパラレル オープン ドレイン出力を備えています。シフト レジスタとストレージ レジスタの両方に、それぞれ独立したクロックが供給されます。シフト レジスタはダイレクト オーバーライディング クリア (SRCLR) 入力、シリアル (SER) 入力、カスケード用シリアル出力 (QH') を備えています。出力イネーブル (OE) 入力が High のとき、出力は高インピーダンス状態になります。OE 入力の動作は内部レジスタのデータに影響を与えません
入力は、スレッショルドを低減した回路を使用して設計されており、電源電圧が入力電圧より高い場合の昇圧変換をサポートします。また、5V 許容の入力ピンにより、入力電圧が電源電圧より高い場合の降圧変換が可能です。出力レベルは常に電源電圧 (VCC) を基準としており、1.8V、2.5V、3.3V、5V の CMOS レベルをサポートしています。
部品番号 | パッケージ (1) | パッケージ サイズ(2) | 本体サイズ (公称)(3) |
---|---|---|---|
SN74LV8T596 | PW (TSSOP、16) | 5mm × 6.4mm | 5mm × 4.4mm |
BQB (WQFN、16) | 3.5mm × 2.5mm | 3.5mm × 2.5mm |