ホーム ロジックと電圧変換 フリップ・フロップ、ラッチ、レジスタ シフト・レジスタ

SN74LV8T596

アクティブ

8 ビット電圧変換シフト レジスタ

製品詳細

Operating temperature range (°C) -40 to 125 Rating Catalog
Operating temperature range (°C) -40 to 125 Rating Catalog
TSSOP (PW) 16 32 mm² 5 x 6.4 WQFN (BQB) 16 8.75 mm² 3.5 x 2.5
  • 既知のパワーアップ状態でのラッチ論理により、一貫した起動動作が得られます
  • 幅広い動作範囲:1.65V~5.5V
  • 5.5V 耐圧入力ピン
  • LVxT 拡張入力とオープン ドレイン出力を組み合わせることで、最大の電圧変換柔軟性を実現します。
    • 6.67Mbps 以上での動作、(RPU = 1kΩ、CL = 30pF)
    • 1.8V 電源による 1.2V から 5V への昇圧変換
    • 有効な電源電圧による 5V から 0.8V 以下への降圧変換
  • 標準機能ピン配置をサポート
  • JESD 17 準拠で250mA 超のラッチアップ性能
  • 既知のパワーアップ状態でのラッチ論理により、一貫した起動動作が得られます
  • 幅広い動作範囲:1.65V~5.5V
  • 5.5V 耐圧入力ピン
  • LVxT 拡張入力とオープン ドレイン出力を組み合わせることで、最大の電圧変換柔軟性を実現します。
    • 6.67Mbps 以上での動作、(RPU = 1kΩ、CL = 30pF)
    • 1.8V 電源による 1.2V から 5V への昇圧変換
    • 有効な電源電圧による 5V から 0.8V 以下への降圧変換
  • 標準機能ピン配置をサポート
  • JESD 17 準拠で250mA 超のラッチアップ性能

SN74LV8T596 デバイスには 8 ビットのシリアル イン、パラレル アウトのシフト レジスタが搭載されており、8 ビットの D タイプ ストレージ レジスタへデータを供給します。すべての入力はシュミット トリガを備えているため、低速エッジまたはノイズの多い入力信号によるデータ出力エラーを解消できます。ストレージ レジスタはパラレル オープン ドレイン出力を備えています。シフト レジスタとストレージ レジスタの両方に、それぞれ独立したクロックが供給されます。シフト レジスタはダイレクト オーバーライディング クリア (SRCLR) 入力、シリアル (SER) 入力、カスケード用シリアル出力 (QH’) を備えています。出力イネーブル (OE) 入力が High のとき、出力は高インピーダンス状態になります。OE 入力の動作は内部レジスタのデータに影響を与えません

入力は、スレッショルドを低減した回路を使用して設計されており、電源電圧が入力電圧より高い場合の昇圧変換をサポートします。また、5V 許容の入力ピンにより、入力電圧が電源電圧より高い場合の降圧変換が可能です。出力レベルは常に電源電圧 (VCC) を基準としており、1.8V、2.5V、3.3V、5V の CMOS レベルをサポートしています。

SN74LV8T596 デバイスには 8 ビットのシリアル イン、パラレル アウトのシフト レジスタが搭載されており、8 ビットの D タイプ ストレージ レジスタへデータを供給します。すべての入力はシュミット トリガを備えているため、低速エッジまたはノイズの多い入力信号によるデータ出力エラーを解消できます。ストレージ レジスタはパラレル オープン ドレイン出力を備えています。シフト レジスタとストレージ レジスタの両方に、それぞれ独立したクロックが供給されます。シフト レジスタはダイレクト オーバーライディング クリア (SRCLR) 入力、シリアル (SER) 入力、カスケード用シリアル出力 (QH’) を備えています。出力イネーブル (OE) 入力が High のとき、出力は高インピーダンス状態になります。OE 入力の動作は内部レジスタのデータに影響を与えません

入力は、スレッショルドを低減した回路を使用して設計されており、電源電圧が入力電圧より高い場合の昇圧変換をサポートします。また、5V 許容の入力ピンにより、入力電圧が電源電圧より高い場合の降圧変換が可能です。出力レベルは常に電源電圧 (VCC) を基準としており、1.8V、2.5V、3.3V、5V の CMOS レベルをサポートしています。

ダウンロード 字幕付きのビデオを表示 ビデオ

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
1 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート SN74LV8T596 8 ビット、シリアル ロード シフト レジスタ データシート PDF | HTML 英語版 PDF | HTML 2024年 3月 22日

設計および開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

評価ボード

14-24-LOGIC-EVM — 14 ピンから 24 ピンの D、DB、DGV、DW、DYY、NS、PW の各パッケージに封止した各種ロジック製品向けの汎用評価基板

14-24-logic-EVM 評価基板は、14 ピンから 24 ピンの D、DW、DB、NS、PW、DYY、DGV の各パッケージに封止した各種ロジック デバイスをサポートする設計を採用しています。

ユーザー ガイド: PDF | HTML
評価ボード

14-24-NL-LOGIC-EVM — 14 ピンから 24 ピンのリードなしパッケージ向け、ロジック製品の汎用評価基板

14-24-NL-LOGIC-EVM は、14 ピンから24 ピンの BQA、BQB、RGY、RSV、RJW、RHL の各パッケージに封止した各種ロジック デバイスや変換デバイスをサポートする設計を採用したフレキシブルな評価基板 (EVM) です。

ユーザー ガイド: PDF | HTML
パッケージ ピン数 CAD シンボル、フットプリント、および 3D モデル
TSSOP (PW) 16 Ultra Librarian
WQFN (BQB) 16 Ultra Librarian

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 使用原材料
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ