JAJSUP9
May 2024
SN74LVC166A
PRODUCTION DATA
1
1
特長
2
アプリケーション
3
概要
4
ピン構成および機能
5
仕様
5.1
絶対最大定格
5.2
ESD 定格
5.3
推奨動作条件
5.4
熱に関する情報
5.5
電気的特性
5.6
タイミング特性
13
5.7
スイッチング特性
5.8
ノイズ特性
5.9
代表的特性
6
パラメータ測定情報
7
詳細説明
7.1
概要
7.2
機能ブロック図
7.3
機能説明
7.3.1
平衡化された CMOS プッシュプル出力
7.3.2
ラッチ ロジック
7.3.3
部分的パワー ダウン (Ioff)
7.3.4
標準 CMOS 入力
7.3.5
クランプ ダイオード構造
7.4
デバイスの機能モード
8
アプリケーションと実装
8.1
アプリケーション情報
8.2
代表的なアプリケーション
8.2.1
設計要件
8.2.1.1
電源に関する考慮事項
8.2.1.2
入力に関する考慮事項
8.2.1.3
出力に関する考慮事項
8.2.2
詳細な設計手順
8.2.3
アプリケーション曲線
8.3
電源に関する推奨事項
8.4
レイアウト
8.4.1
レイアウトのガイドライン
8.4.2
レイアウト例
9
デバイスおよびドキュメントのサポート
9.1
ドキュメントのサポート
9.1.1
関連資料
9.2
ドキュメントの更新通知を受け取る方法
9.3
サポート・リソース
9.4
商標
9.5
静電気放電に関する注意事項
9.6
用語集
10
改訂履歴
11
メカニカル、パッケージ、および注文情報
パッケージ・オプション
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
メカニカル・データ(パッケージ|ピン)
PW|16
BQB|16
サーマルパッド・メカニカル・データ
BQB|16
PPTD364
発注情報
jajsup9_oa
jajsup9_pm
5.9
代表的特性
T
A
= 25℃ (特に記述のない限り)
図 5-2
入力電圧に対する電源電流、1.8V および 2.5V 電源
図 5-4
電源電流と電源電圧との関係
図 5-6
Low 状態における出力電圧と電流との関係
図 5-8
Low 状態における出力電圧と電流との関係、5V 電源
図 5-10
Low 状態における出力電圧と電流との関係、3.3V 電源
図 5-12
Low 状態における出力電圧と電流との関係、2.5V 電源
図 5-14
Low 状態における出力電圧と電流との関係、1.8V 電源
図 5-3
入力電圧に対する電源電流、3.3V および 5.0V 電源
図 5-5
High 状態における出力電圧と電流との関係
図 5-7
High 状態における出力電圧と電流との関係、5V 電源
図 5-9
High 状態における出力電圧と電流との関係、3.3V 電源
図 5-11
High 状態における出力電圧と電流との関係、2.5V 電源
図 5-13
High 状態における出力電圧と電流との関係、1.8V 電源