デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
SN74LVC1G79デバイスはシングル正エッジ・トリガ、Dタイプ・フリップ・フロップで、1.65V~5.5VのVCCで動作するよう設計されています。
データ(D)入力のデータがセットアップ時間の要件と合致すると、クロック・パルスが正に変化するエッジで、データがQ出力へ転送されます。クロックのトリガは電圧レベルで発生し、クロック・パルスの立ち上がり時間とは直接関係しません。ホールド時間のインターバルの後で、出力のレベルに影響を及ぼすことなく、D入力のデータが変化できます。
NanoFree™パッケージ技術はICパッケージの概念における主要なブレークスルーであり、ダイをパッケージとして使用します。
このデバイスは、Ioffを使用する部分的パワーダウン・アプリケーション用に完全に動作が規定されています。Ioff回路は、デバイスの電源がオフになったとき、出力をディセーブルします。これによってデバイスへの電流の逆流が抑止され、デバイスが損傷から保護されます。
型番 | パッケージ | 本体サイズ |
---|---|---|
SN74LVC1G79DBV | SOT-23 (5) | 2.90mm×1.60mm |
SN74LVC1G79DCK | SC70 (5) | 2.00mm×1.25mm |
SN74LVC1G79DRL | SOT (5) | 1.60mm×1.20mm |
SN74LVC1G79YZP | DSBGA (5) | 1.14mm×0.91mm |
Changes from T Revision (December 2013) to U Revision
Changes from S Revision (November 2007) to T Revision
PIN | I/O | DESCRIPTION | ||
---|---|---|---|---|
NAME | DBV, DCK, DRL | YZP | ||
D | 1 | A1 | I | Data input |
CLK | 2 | B1 | I | Positive-Edge-Triggered Clock input |
GND | 3 | C1 | — | Ground |
Q | 4 | C2 | O | Non-inverted output |
VCC | 5 | A2 | — | Positive Supply |