JAJSF94F
July 2015 – May 2018
SN65DP159
,
SN75DP159
PRODUCTION DATA.
1
特長
2
アプリケーション
3
概要
Device Images
DP159マザーボード・アプリケーションの構造
DP159ドングル・アプリケーションの構造
4
改訂履歴
5
概要(続き)
6
Pin Configuration and Functions
Pin Functions
7
Specifications
7.1
Absolute Maximum Ratings
7.2
ESD Ratings
7.3
Recommended Operating Conditions
7.4
Thermal Information
7.5
Power Supply Electrical Characteristics
7.6
Differential Input Electrical Characteristics
7.7
HDMI and DVI TMDS Output Electrical Characteristics
7.8
AUX, DDC, and I2C Electrical Characteristics
7.9
HPD Electrical Characteristics
7.10
HDMI and DVI Main Link Switching Characteristics
7.11
AUX Switching Characteristics (Only for RGZ Package)
7.12
HPD Switching Characteristics
7.13
DDC and I2C Switching Characteristics
7.14
Typical Characteristics
8
Parameter Measurement Information
9
Detailed Description
9.1
Overview
9.2
Functional Block Diagram
9.3
Feature Description
9.3.1
Reset Implementation
9.3.2
Operation Timing
9.3.3
I2C-over-AUX to DDC Bridge (SNx5DP159 48-Pin Package Version Only)
9.3.4
Input Lane Swap and Polarity Working
9.3.5
Main Link Inputs
9.3.6
Main Link Inputs Debug Tools
9.3.7
Receiver Equalizer
9.3.8
Termination Impedance Control
9.3.9
TMDS Outputs
9.3.9.1
Pre-Emphasis/De-Emphasis
9.4
Device Functional Modes
9.4.1
Retimer Mode
9.4.2
Redriver Mode
9.4.3
DDC Training for HDMI2.0 Data Rate Monitor
9.4.4
DDC Functional Description
9.5
Register Maps
9.5.1
DP-HDMI Adaptor ID Buffer
9.5.2
Local I2C Interface Overview
9.5.3
I2C Control Behavior
9.5.4
I2C Control and Status Registers
9.5.4.1
Bit Access Tag Conventions
9.5.4.2
CSR Bit Field Definitions
9.5.4.2.1
ID Registers
9.5.4.2.2
Misc Control
9.5.4.2.3
HDMI Control
9.5.4.2.4
Equalization Control Register
9.5.4.2.5
EyeScan Control Register
10
Application and Implementation
10.1
Application Information
10.1.1
Use Case of SNx5DP159
10.1.2
DDC Pullup Resistors
10.2
Typical Application
10.2.1
Design Requirements
10.2.2
Detailed Design Procedure
10.2.3
Application Curve
10.3
System Example
10.3.1
Compliance Testing
11
Power Supply Recommendations
11.1
Power Management
12
Layout
12.1
Layout Guidelines
12.2
Layout Examples
12.3
Thermal Considerations
13
デバイスおよびドキュメントのサポート
13.1
関連リンク
13.2
ドキュメントのサポート
13.2.1
関連資料
13.3
ドキュメントの更新通知を受け取る方法
13.4
コミュニティ・リソース
13.5
商標
13.6
静電気放電に関する注意事項
13.7
Glossary
14
メカニカル、パッケージ、および注文情報
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
RSB|40
MPQF185C
RGZ|48
MPQF123F
サーマルパッド・メカニカル・データ
RSB|40
QFND255H
RGZ|48
QFND014T
発注情報
jajsf94f_oa
jajsf94f_pm
1
特長
AC結合のTMDSまたはDisplayPortデュアル・モード物理レイヤ入力からHDMI2.0a TMDS物理レイヤ出力へ、最高6Gbpsのデータ速度をサポート、HDMI2.0aの電気的パラメータと互換
DisplayPortのデュアル・モード標準バージョン1.1をサポート
適応型レシーバ・イコライザと、最高16.5dBにプログラム可能な固定イコライザ
高速レーン制御、プリエンファシスと送信スイング、スルー・レート制御
I
2
Cまたはピン・ストラップによりプログラム可能
Type-2 I2C-over-AUXからDDCへのブリッジをサポート
統合TMDSレベル変換器とCDR
アクティブI
2
C
[4]
バッファ
メイン・レーンの入力スワップ
低消費電力
低消費電力
アクティブ時6Gbpsで-435mW、シャットダウン状態で-10mW
拡張商業用および工業用の両方の温度のデバイス・オプション
40ピン、0.4mmピッチ、5mm×5mmのWQFNパッケージ、TPD158リドライバとピン互換
40ピン、0.5mmピッチ、7mm×7mmのWQFNパッケージ