JAJSNE4B
December 2022 – November 2023
TCA39416
PRODUCTION DATA
1
1
特長
2
アプリケーション
3
概要
4
Pin Configuration and Functions
5
Specifications
5.1
Absolute Maximum Ratings
5.2
ESD Ratings
5.3
Recommended Operating Conditions
5.4
Thermal Information
5.5
Electrical Characteristics
5.6
Timing Requirements
5.7
Switching Characteristics
5.8
Typical Characteristics
6
Parameter Measurement Information
6.1
Voltage Waveforms
7
Detailed Description
7.1
Overview
7.2
Functional Block Diagram
7.3
Feature Description
7.3.1
Architecture
7.3.2
Enable and Disable
7.3.3
Pull up resistors on I/O Lines
7.3.4
Input Driver Requirements
7.4
Device Functional Modes
8
Application and Implementation
8.1
Application Information
8.2
Typical Application
8.2.1
Design Requirements
8.2.2
Detailed Design Procedure
8.2.3
Application Curve
8.3
Power Supply Recommendations
8.4
Layout
8.4.1
Layout Guidelines
8.4.2
Layout Example
9
Device and Documentation Support
9.1
Documentation Support
9.2
ドキュメントの更新通知を受け取る方法
9.3
サポート・リソース
9.4
Trademarks
9.5
静電気放電に関する注意事項
9.6
用語集
10
Revision History
11
Mechanical, Packaging, and Orderable Information
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
DTW|8
MPSS158A
DDF|8
MPDS569D
サーマルパッド・メカニカル・データ
発注情報
jajsne4b_oa
jajsne4b_pm
1
特長
I3C、I
2
C、SMBus、SPI アプリケーション用の 2 ビット・デュアル電源双方向トランスレータ
方向ピンを必要としない双方向電圧変換を実現
OE = 0V または V
CC
= 0V 時に出力 Ax および Bx ピンはハイ・インピーダンス
Ax および Bx ピンに内部 10kΩ プルアップ抵抗
0.72V~1.98V (A ポートと B ポートの両方)、V
CCA
≤ V
CCB
最高 12.5MHz の速度をサポートする MIPI I3C と互換
JEDEC I3C モジュールのサイドバンド・バス仕様と互換 (JESD403)
V
CC
絶縁機能:どちらかの V
CC
入力が GND レベルになると、A および B ポート両方がハイ・インピーダンス状態になる
電源投入のシーケンス不要:V
CCA
または V
CCB
のいずれかが最初に立ち上げ可能
低 I
off
:V
CCA
または V
CCB
= 0V 時に 2.5µA
OE 入力は V
CCA
に直結、または GPIO により制御可能
JESD 78、Class II 準拠で 100mA 超のラッチアップ性能
JESD 22 を超える ESD 保護
4000V、人体モデル (A114-B)
1500V、デバイス帯電モデル (C101)