JAJSFZ3C
January 2011 – August 2018
TCA4311A
PRODUCTION DATA.
1
特長
2
アプリケーション
3
概要
概略回路図
4
改訂履歴
5
Pin Configuration and Functions
Pin Functions
6
Specifications
6.1
Absolute Maximum Ratings
6.2
ESD Ratings
6.3
Recommended Operating Conditions
6.4
Thermal Information
6.5
Electrical Characteristics
6.6
Typical Characteristics
7
Parameter Measurement Information
8
Detailed Description
8.1
Overview
8.2
Functional Block Diagram
8.3
Feature Description
8.3.1
Rise-Time Accelerators
8.3.2
READY Digital Output
8.3.3
EN Low Current Disable
8.4
Device Functional Modes
8.4.1
Start-Up
8.4.2
Connection Circuitry
8.4.3
Missing ACK Event
8.4.3.1
System Impact
8.4.3.2
System Workaround
9
Application and Implementation
9.1
Application Information
9.2
Typical Application
9.2.1
Design Requirements
9.2.1.1
Input to Output Offset Voltage
9.2.1.2
Propagation Delays
9.2.2
Detailed Design Procedure
9.2.2.1
Resistor Pull-Up Value Selection
9.2.3
Application Curves
9.2.4
Live Insertion and Capacitance Buffering CompactPCI Application
9.2.4.1
Design Requirements
9.2.4.2
Detailed Design Procedure
9.2.4.3
Application Curves
9.2.5
Live Insertion and Capacitance Buffering PCI Application
9.2.5.1
Design Requirements
9.2.5.2
Detailed Design Procedure
9.2.5.3
Application Curves
9.2.6
Repeater/Bus Extender Application
9.2.6.1
Design Requirements
9.2.6.2
Detailed Design Procedure
9.2.6.3
Application Curves
9.2.7
Systems With Disparate Supply Voltages
9.2.7.1
Design Requirements
9.2.7.2
Detailed Design Procedure
9.2.7.3
Application Curves
10
Power Supply Recommendations
11
Layout
11.1
Layout Guidelines
11.2
Layout Example
12
デバイスおよびドキュメントのサポート
12.1
ドキュメントの更新通知を受け取る方法
12.2
コミュニティ・リソース
12.3
商標
12.4
静電気放電に関する注意事項
12.5
Glossary
13
メカニカル、パッケージ、および注文情報
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
D|8
MSOI002K
DGK|8
MPDS028E
サーマルパッド・メカニカル・データ
発注情報
jajsfz3c_oa
jajsfz3c_pm
1
特長
2.7V~5.5Vの電源電圧範囲で動作
I
2
Cバス信号の双方向データ転送をサポート
SDAおよびSCLラインはバッファ処理され、ファンアウトを増大
すべてのSDAおよびSCLラインに1Vプリチャージがあり、バックプレーンへの基板の活線挿抜時に破損を防止
SDAおよびSCL入力ラインは出力と絶縁
標準モードおよびファースト・モードのI
2
Cデバイスに対応
ノイズ耐性の向上
動作中の基板挿入およびバス延長のアプリケーションに対応
チップのディセーブル時の低いI
CC
: 1μA未満
READYオープン・ドレイン出力
クロック延長、調停、同期をサポート
電源オフ時にI
2
Cピンが高インピーダンス
オープン・ドレインのI
2
Cピン
JESD 78, Class II準拠で100mA超のラッチアップ性能
JESD 22を超えるESD保護
8000V、人体モデル(A114-A)
200V、マシン・モデル(A115-A)
1000V、荷電デバイス・モデル(C101)