JAJSRD1B August 2014 – February 2024 THS4541
PRODUCTION DATA
この設計例では、50Ω のソースが ADC に 2V/V の DC 結合ゲインで実装されているとの想定によるインピーダンスマッチした入力を示します。この構成により、2Vpp のフルスケール入力 ADC の場合は、±0.5V への必要なフルスケール入力が低減されます。ADC に挿入損失の少ない段間フィルタを追加して、広帯域ノイズを制御します。ここでの目標は、FFT における SNR の低下を最小限に抑えると同時に、SFDR 性能の劣化を最小限に抑えることです。