JAJSO82C December   2024  – September 2025 THVD9491-SEP

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. ピン構成および機能
  6. 仕様
    1. 5.1  絶対最大定格
    2. 5.2  ESD 定格
    3. 5.3  ESD 定格 [IEC]
    4. 5.4  推奨動作条件
    5. 5.5  熱に関する情報
    6. 5.6  消費電力
    7. 5.7  電気的特性
    8. 5.8  スイッチング特性: 20Mbps
    9. 5.9  スイッチング特性: 50Mbps
    10. 5.10 代表的特性
  7. パラメータ測定情報
  8. 詳細説明
    1. 7.1 概要
    2. 7.2 機能ブロック図
    3. 7.3 機能説明
      1. 7.3.1 ±40V のフォルト保護
      2. 7.3.2 IEC ESD および EFT 保護機能を内蔵
      3. 7.3.3 ドライバの過電圧および過電流保護
      4. 7.3.4 レシーバ ノイズ耐性を強化
      5. 7.3.5 レシーバのフェイルセーフ動作
      6. 7.3.6 低電力シャットダウン モード
    4. 7.4 デバイスの機能モード
  9. アプリケーションと実装
    1. 8.1 アプリケーション情報
    2. 8.2 代表的なアプリケーション
      1. 8.2.1 設計要件
        1. 8.2.1.1 データ レートとバス長
        2. 8.2.1.2 スタブ長
        3. 8.2.1.3 バスの負荷
        4. 8.2.1.4 過渡保護
      2. 8.2.2 詳細な設計手順
      3. 8.2.3 アプリケーション曲線
    3. 8.3 電源に関する推奨事項
    4. 8.4 レイアウト
      1. 8.4.1 レイアウトのガイドライン
      2. 8.4.2 レイアウト例
  10. デバイスおよびドキュメントのサポート
    1. 9.1 デバイス サポート
      1. 9.1.1 サード・パーティ製品に関する免責事項
    2. 9.2 ドキュメントの更新通知を受け取る方法
    3. 9.3 サポート・リソース
    4. 9.4 商標
    5. 9.5 静電気放電に関する注意事項
    6. 9.6 用語集
  11. 10改訂履歴
  12. 11メカニカル、パッケージ、および注文情報

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

ピン構成および機能

図 4-1 D (SOIC) パッケージ、14 ピン
(上面図)
表 4-1 ピンの機能
名称番号タイプ説明
VIO1論理電源ロジック I/O信号 (R、RE、D、DE、および SLR) 用の 1.65V ~ 5.5V 電源
R2デジタル出力受信データ出力
RE3デジタル入力レシーバ有効入力
DE4デジタル入力ドライバ有効入力
D5デジタル入力伝送データ入力
GND6リファレンス電位ローカル デバイスのグランド
NC7.13接続なし内部未接続。
SLR8デジタル入力選択ピンのスルー レート:Low = 50Mbps、High = 20Mbps。フローティングのままにすると、デフォルトは 50Mbps になります。
Y9バス出力RS-485 バス出力、Y
Z10バス出力RS-485 バス出力、Z
B11バス入力RS-485 バス入力、B
A12バス入力RS-485 バス入力、A
VCC14バス電源A および B のバスライン用 3V ~ 5.5V 電源