JAJSDF9D
July 2017 – June 2019
TIOL111
,
TIOL1113
,
TIOL1115
PRODUCTION DATA.
1
特長
2
アプリケーション
3
概要
Device Images
代表的なアプリケーションの図
4
改訂履歴
5
概要(続き)
6
Pin Configuration and Functions
Pin Functions
7
Specifications
7.1
Absolute Maximum Ratings
7.2
ESD Ratings
7.3
Recommended Operating Conditions
7.4
Thermal Information
7.5
Electrical Characteristics
7.6
Switching Characteristics
7.7
Typical Characteristics
8
Parameter Measurement Information
9
Detailed Description
9.1
Overview
9.2
Functional Block Diagrams
9.3
Feature Description
9.3.1
Wake Up Detection
9.3.2
Current Limit Configuration
9.3.3
Current Fault Detection, Indication and Auto Recovery
9.3.4
Thermal Warning, Thermal Shutdown
9.3.5
Fault Reporting (NFAULT)
9.3.6
Transceiver Function Tables
9.3.7
The Integrated Voltage Regulator (LDO)
9.3.8
Reverse Polarity Protection
9.3.9
Integrated Surge Protection and Transient Waveform Tolerance
9.3.10
Power Up Sequence (TIOL111)
9.3.11
Undervoltage Lock-Out (UVLO)
9.4
Device Functional Modes
9.4.1
NPN Configuration (N-Switch SIO Mode)
9.4.2
PNP Configuration (P-Switch SIO Mode)
9.4.3
Push-Pull, Communication Mode
10
Application and Implementation
10.1
Application Information
10.2
Typical Application
10.2.1
Design Requirements
10.2.2
Detailed Design Procedure
10.2.2.1
Maximum Junction Temperature Check
10.2.2.2
Driving Capacitive Loads
10.2.2.3
Driving Inductive Loads
10.2.3
Application Curves
11
Power Supply Recommendations
12
Layout
12.1
Layout Guidelines
12.2
Layout Example
13
デバイスおよびドキュメントのサポート
13.1
ドキュメントの更新通知を受け取る方法
13.2
コミュニティ・リソース
13.3
商標
13.4
静電気放電に関する注意事項
13.5
Glossary
14
メカニカル、パッケージ、および注文情報
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
DMW|10
MPSS089
サーマルパッド・メカニカル・データ
発注情報
jajsdf9d_oa
jajsdf9d_pm
9.2
Functional Block Diagrams
Figure 11.
Block Diagram TIOL111
Figure 12.
Block Diagram TIOL111x