JAJSSZ9I September   2008  – May 2024 TL720M05-Q1

PRODMIX  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. Pin Configuration and Functions
  6. Specifications
    1. 5.1 Absolute Maximum Ratings
    2. 5.2 ESD Ratings
    3. 5.3 Recommended Operating Conditions
    4. 5.4 Thermal Information
    5. 5.5 Electrical Characteristics
    6. 5.6 Typical Characteristics
  7. Parameter Measurement Information
  8. Detailed Description
    1. 7.1 Overview
    2. 7.2 Functional Block Diagrams
    3. 7.3 Feature Description
      1. 7.3.1 Undervoltage Lockout
      2. 7.3.2 Thermal Shutdown
      3. 7.3.3 Current Limit
    4. 7.4 Device Functional Modes
      1. 7.4.1 Normal Operation
      2. 7.4.2 Dropout Operation
      3. 7.4.3 Disabled
  9. Application and Implementation
    1. 8.1 Application Information
      1. 8.1.1 Input and Output Capacitor Selection
        1. 8.1.1.1 Legacy Chip Capacitor Selection
        2. 8.1.1.2 New Chip Output Capacitor
        3. 8.1.1.3 New Chip Input Capacitor
      2. 8.1.2 Dropout Voltage
      3. 8.1.3 Reverse Current
      4. 8.1.4 Power Dissipation (PD)
        1. 8.1.4.1 Thermal Performance Versus Copper Area
        2. 8.1.4.2 Power Dissipation Versus Ambient Temperature
      5. 8.1.5 Estimating Junction Temperature
    2. 8.2 Typical Application
      1. 8.2.1 Design Requirements
      2. 8.2.2 Detailed Design Procedure
        1. 8.2.2.1 Input Capacitor
        2. 8.2.2.2 Output Capacitor
      3. 8.2.3 Application Curves
    3. 8.3 Power Supply Recommendations
    4. 8.4 Layout
      1. 8.4.1 Layout Guidelines
      2. 8.4.2 Layout Examples
  10. Device and Documentation Support
    1. 9.1 Device Support
      1. 9.1.1 Evaluation Module
      2. 9.1.2 Device Nomenclature
      3. 9.1.3 Development Support
    2. 9.2 Documentation Support
      1. 9.2.1 Related Documentation
    3. 9.3 ドキュメントの更新通知を受け取る方法
    4. 9.4 サポート・リソース
    5. 9.5 Trademarks
    6. 9.6 静電気放電に関する注意事項
    7. 9.7 用語集
  11. 10Revision History
  12. 11Mechanical, Packaging, and Orderable Information

パッケージ・オプション

デバイスごとのパッケージ図は、PDF版データシートをご参照ください。

メカニカル・データ(パッケージ|ピン)
  • KVU|3
  • PWP|20
  • KTT|3
サーマルパッド・メカニカル・データ
発注情報

概要

TL720M05-Q1 は、車載用アプリケーションのバッテリに接続するように設計された低ドロップアウト リニア レギュレータです。このデバイスの入力電圧範囲は 40V まで拡張されています (新しいチップ)。この範囲により、車載用システムで予測される過渡事象 (負荷ダンプなど) にも耐えられます。このデバイスは、軽負荷時の静止電流がわずか 17µA であり、常時オンのコンポーネンへの電力供給向けに設計されています。このようなコンポーネントの例として、スタンバイ システムのマイクロコントローラ (MCU) やコントローラ エリア ネットワーク (CAN) トランシーバがあります。

このデバイス (新しいチップ) は、負荷やラインの変動に出力が素早く応答できる最先端の過渡応答性能を備えています。たとえば、コールド クランク状況のときなどです。またこのデバイスは、ドロップアウトからの回復時に出力オーバーシュートを最小限に抑える革新的なアーキテクチャを採用しています。通常動作時は、ライン、負荷、温度の全範囲にわたって誤差 ±1.15% の高い DC 精度を維持します (新しいチップ)。

このデバイスは、過負荷および過熱に対する保護のために、いくつかの内部回路も内蔵しています。従来のチップは、逆極性に対する保護機能も備えています。

TL720M05-Q1 は低熱抵抗パッケージを採用しているため、デバイスから回路基板に熱を効率的に伝達できます。

パッケージ情報
部品番号 パッケージ (1) パッケージ サイズ(2)
TL720M05-Q1 KTT (TO-263、3) 10.16mm × 15.24mm
KVU (TO-252、3) 6.6mm × 10.11mm
PWP (HTSSOP、20)(従来のチップ) 6.5mm × 6.4mm
詳細については、「メカニカル、パッケージ、および注文情報」を参照してください。
パッケージ サイズ (長さ × 幅) は公称値であり、該当する場合はピンも含まれます。
TL720M05-Q1 代表的なアプリケーション回路図 (新しいチップ)代表的なアプリケーション回路図 (新しいチップ)