JAJSMJ8B December 2021 – December 2023 TLV2387 , TLV387 , TLV4387
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
適切なレイアウトのガイドラインに従ってください。トレースを短くし、可能な場合はプリント基板 (PCB) のグランド・プレーンを使用し、表面実装部品をデバイス・ピンのできるだけ近くに配置します。電源ピンの近くに 0.1µF のコンデンサを配置します。これらのガイドラインは、性能を向上させ、電磁干渉 (EMI) の影響を低減するなどの利点を実現するために、アナログ回路全体に適用する必要があります。
最小のオフセット電圧と高精度性能を実現するには、回路レイアウトと機械的条件を最適化する必要があります。異なる導体の接続部に形成される熱電対接合部で熱電効果 (ゼーベック効果) が発生するような温度勾配を避けます。確実に両方の入力ピンで電位が等しくなるようにして、これらの熱により発生する電位差をキャンセルします。レイアウトおよび設計に関するその他の考慮事項は以下のとおりです。
接合部によって温度が異なる可能性を低減するために、これらのガイドラインに従ってください。接合部によって温度が異なると、使用する材料によっては熱電気電圧ドリフトが 0.1µV/℃以上になる可能性があります。