TLV320ADC3100は低消費電力のステレオ・オーディオ・アナログ/デジタル・コンバータ(ADC)で、8kHz~96kHzのサンプリング・レートをサポートし、内蔵のプログラム可能ゲイン・アンプ(PGA)は最大40dBのアナログ・ゲインまたは自動ゲイン制御(AGC)を行います。フロントエンド入力に0dB、-6dB、またはオフの粗い減衰も行われます。入力はシングルエンド、または完全差動構成の組み合わせでプログラム可能です。I2Cインターフェイスにより、包括的なレジスタ・ベースの電力制御を行え、モノラルまたはステレオの録音が可能です。TLV320ADC3100にはプログラム可能なチャネル・ゲイン、デジタル・ボリューム制御、フェーズ・ロック・ループ(PLL)、プログラム可能なバイカッド・フィルタ、低レイテンシのフィルタ・モードが統合されています。事前プログラムされた組み込みの処理ブロック(PRB)を、アプリケーションに固有の要求に基づいて選択でき、性能と電力を最適化できます。低消費電力と柔軟性の組み合わせにより、TLV320ADC3100はバッテリ駆動の携帯用機器に理想的です。TLV320ADC3100は、TLV320ADC3101とフォームファクタおよびソフトウェアで互換です。
型番 | パッケージ | 本体サイズ(公称) |
---|---|---|
TLV320ADC3100 | VQFN (24) | 4.00mm×4.00mm |
日付 | 改訂内容 | 注 |
---|---|---|
2018年3月 | * | 初版 |
AGCは、広範囲のアタック(7ms~1.4s)および減衰(50ms~22.4s)時間にプログラムできます。ノイズ・ポンピングを避けるため、プログラム可能なノイズ・ゲート機能が含まれています。音声およびテレフォニー用に最適化された、低レイテンシの割り込み識別レジスタ(IIR)フィルタと、オーディオに最適化されたリニア・フェーズ有限インパルス応答(FIR)フィルタを利用できます。プログラム可能なIIRフィルタも利用でき、サウンドのイコライゼーションや、ノイズ成分の除去に使用できます。オーディオ・シリアル・バスは、I2S、左揃え、右揃え、デジタル信号プロセッサ(DSP)、パルス・コード変調(PCM)、時分割多重化(TDM)モードをサポートするようにプログラム可能です。オーディオ・バスは、マスタとスレーブのどちらのモードでも動作できます。
プログラム可能なPLLが内蔵されており、柔軟なクロック生成を行え、512kHz~50MHzの広い範囲のMCLKから、標準的なオーディオ速度のすべてがサポートされ、これには最も一般的な12MHz、13MHz、16MHz、19.2MHz、19.68MHzのシステム・クロックが含まれます。