JAJSMJ8B December 2021 – December 2023 TLV2387 , TLV387 , TLV4387
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
TLVx387 は高度なゼロドリフト・アーキテクチャを採用し、非常に低いオフセットおよびオフセット・ドリフトを実現しています。このアーキテクチャでは、クロックとスイッチを内部で使用して DC 誤り訂正パスを作成します。クロッキングは内部でフィルタ処理され、ほとんどの構成で通常観測されません。シグナル・チェーン内のクロック・ノイズを最小限に抑えるため、次の注意事項に従ってください。このクロッキングで、アンプの入力に小さなチャージ・インジェクション・パルスが生成されるため、入力と直列に高抵抗 (> 100kΩ) を使用しないでください。これにより、出力でのクロック電圧ノイズの増加を避けることができます。入力ピンへのインピーダンスが整合した場合に、チャージ・インジェクション・パルスは最小化されます。より値の大きい抵抗を使用する場合は、両方のアンプ入力ピンでインピーダンスを整合します。