JAJSED6D
August 2013 – July 2019
TLV702-Q1
PRODUCTION DATA.
1
特長
2
アプリケーション
3
概要
Device Images
代表的なアプリケーション
4
改訂履歴
5
Pin Configuration and Functions
Pin Functions
6
Specifications
6.1
Absolute Maximum Ratings
6.2
ESD Ratings
6.3
Recommended Operating Conditions
6.4
Thermal Information
6.5
Electrical Characteristics
6.6
Typical Characteristics
7
Detailed Description
7.1
Overview
7.2
Functional Block Diagrams
7.3
Feature Description
7.3.1
Internal Current Limit
7.3.2
Shutdown
7.3.3
Dropout Voltage
7.3.4
Undervoltage Lockout
7.4
Device Functional Modes
7.4.1
Normal Operation
7.4.2
Dropout Operation
8
Application and Implementation
8.1
Application Information
8.2
Typical Application
8.2.1
Design Requirements
8.2.2
Detailed Design Procedure
8.2.2.1
Input and Output Capacitor Requirements
8.2.2.2
Transient Response
8.2.3
Application Curves
9
Power Supply Recommendations
9.1
Power Dissipation
10
Layout
10.1
Layout Guidelines
10.1.1
Thermal Consideration
10.1.2
Package Mounting
10.2
Layout Examples
11
デバイスおよびドキュメントのサポート
11.1
デバイス・サポート
11.1.1
開発サポート
11.1.1.1
SPICEモデル
11.1.2
デバイスの項目表記
11.2
ドキュメントのサポート
11.2.1
関連資料
11.3
ドキュメントの更新通知を受け取る方法
11.4
コミュニティ・リソース
11.5
商標
11.6
静電気放電に関する注意事項
11.7
Glossary
12
メカニカル、パッケージ、および注文情報
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
DDC|5
MPDS123G
DSE|6
MPDS287A
DBV|5
MPDS018T
サーマルパッド・メカニカル・データ
発注情報
jajsed6d_oa
jajsed6d_pm
11.1.2
デバイスの項目表記
Table 3.
製品情報
(1)
製品名
V
OUT
(2)
TLV702
xx
yyy
z
XX
は公称出力電圧です(例: 28 =2.8V)。
YYY
はパッケージ指定子です。
Z
はテープ・アンド・リール数量です(R = 3,000、T = 250)。
(1)
最新のパッケージおよび注文情報については、このドキュメントの最後にあるパッケージ・オプションの付録を参照するか、
www.ti.com
のデバイス製品フォルダをご覧ください。
(2)
出力電圧は、1.2Vから4.8Vまで、50mV刻みで利用できます。詳細と在庫については、工場にお問い合わせください。