JAJSDD8C
July 2017 – June 2019
TLV743P
PRODUCTION DATA.
1
特長
2
アプリケーション
3
概要
Device Images
代表的なアプリケーション回路
ドロップアウト電圧と出力電流との関係
4
改訂履歴
5
Pin Configuration and Functions
Pin Functions
6
Specifications
6.1
Absolute Maximum Ratings
6.2
ESD Ratings
6.3
Recommended Operating Conditions
6.4
Thermal Information
6.5
Electrical Characteristics
6.6
Typical Characteristics
7
Detailed Description
7.1
Overview
7.2
Functional Block Diagram
7.3
Feature Description
7.3.1
Undervoltage Lockout (UVLO)
7.3.2
Shutdown and Output Enable
7.3.3
Internal Foldback Current Limit
7.3.4
Thermal Shutdown
7.4
Device Functional Modes
7.4.1
Normal Operation
7.4.2
Dropout Operation
7.4.3
Disabled
8
Application and Implementation
8.1
Application Information
8.1.1
Input and Output Capacitor Selection
8.1.2
Dropout Voltage
8.1.3
Power Dissipation
8.2
Typical Application
8.2.1
Design Requirements
8.2.2
Detailed Design Procedure
8.2.3
Application Curve
9
Power Supply Recommendations
10
Layout
10.1
Layout Guidelines
10.2
Layout Examples
11
デバイスおよびドキュメントのサポート
11.1
デバイス・サポート
11.1.1
開発サポート
11.1.1.1
評価基板
11.1.2
デバイスの項目表記
11.2
ドキュメントのサポート
11.2.1
関連資料
11.3
ドキュメントの更新通知を受け取る方法
11.4
コミュニティ・リソース
11.5
商標
11.6
静電気放電に関する注意事項
11.7
Glossary
12
メカニカル、パッケージ、および注文情報
パッケージ・オプション
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
メカニカル・データ(パッケージ|ピン)
DBV|5
DQN|4
サーマルパッド・メカニカル・データ
DQN|4
QFND355C
発注情報
jajsdd8c_oa
jajsdd8c_pm
1
特長
入力電圧範囲: 1.4V~5.5V
1μFのセラミック出力コンデンサで安定動作
フォールドバック過電流保護
パッケージ
SOT-23 (5)
X2SON (4)
非常に低いドロップアウト: 300mAで125mV (3.3V
OUT
)
精度: 標準値1%、最大値1.4%
低いI
Q
: 34µA
固定出力電圧で利用可能: 1V~3.3V
高いPSRR: 1kHzにおいて50dB
アクティブ出力放電