JAJSFH2D
November 2017 – September 2024
TLV755P
PRODUCTION DATA
1
1
特長
2
アプリケーション
3
概要
4
Pin Configuration and Functions
5
Specifications
5.1
Absolute Maximum Ratings
5.2
ESD Ratings
5.3
Recommended Operating Conditions
5.4
Thermal Information
5.5
Electrical Characteristics
5.6
Typical Characteristics
6
Detailed Description
6.1
Overview
6.2
Functional Block Diagram
6.3
Feature Description
6.3.1
Undervoltage Lockout (UVLO)
6.3.2
Enable (EN)
6.3.3
Internal Foldback Current Limit
6.3.4
Thermal Shutdown
6.4
Device Functional Modes
6.4.1
Normal Operation
6.4.2
Dropout Operation
6.4.3
Disabled
7
Application and Implementation
7.1
Application Information
7.1.1
Input and Output Capacitor Selection
7.1.2
Dropout Voltage
7.1.3
Exiting Dropout
7.1.4
Reverse Current
7.1.5
Power Dissipation (PD)
7.1.5.1
Estimating Junction Temperature
7.2
Typical Application
7.2.1
Design Requirements
7.2.2
Detailed Design Procedure
7.2.2.1
Input Current
7.2.2.2
Thermal Dissipation
7.2.3
Application Curve
7.3
Power Supply Recommendations
7.4
Layout
7.4.1
Layout Guidelines
7.4.2
Layout Examples
8
Device and Documentation Support
8.1
Device Support
8.1.1
Device Nomenclature
8.2
ドキュメントの更新通知を受け取る方法
8.3
サポート・リソース
8.4
Trademarks
8.5
静電気放電に関する注意事項
8.6
用語集
9
Revision History
10
Mechanical, Packaging, and Orderable Information
パッケージ・オプション
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
メカニカル・データ(パッケージ|ピン)
DYD|5
DBV|5
DQN|4
DRV|6
サーマルパッド・メカニカル・データ
DRV|6
QFND087M
DQN|4
QFND355C
発注情報
jajsfh2d_oa
jajsfh2d_pm
1
特長
60.3°C/W R
θJA
の SOT-23-5 パッケージを利用可能
入力電圧範囲:1.45V~5.5V
低 I
Q
:25μA (標準値)
低いドロップアウト:
500mA で 238mV (最大値) (3.3V
OUT
)
出力精度:1% (85℃時の最大値)
V
OUT
が単調増加するソフトスタートを内蔵
フォールドバック電流制限
アクティブ出力放電
高 PSRR:100kHz 時に 46dB
1µF のセラミック出力コンデンサで安定動作
パッケージ:
2.9mm × 2.8mm SOT-23-5 (DBV)
2.9mm × 2.8mm SOT-23-5 (DYD)、サーマル パッド付き
1mm × 1mm X2SON-4 (DQN)
2mm × 2mm WSON-6 (DRV)