JAJSPR5B February 2023 – February 2024 TLVM23615 , TLVM23625
PRODUCTION DATA
TLVM236x5 の PGOOD ピンを使ったパワー グッド機能は、出力電圧が安定化範囲を外れたときはすぐにシステム マイクロプロセッサをリセットするために使用できます。通常の起動中だけでなく、デバイス フォルト条件 (電流制限、サーマル シャットダウンなど) の際も、このオープン ドレイン出力は Low に維持されます。グリッチ フィルタは、出力電圧の短時間の変動 (ラインおよび負荷過渡時など) に対するフラグの誤動作を防止します。tRESET_FILTER よりも短い出力電圧変動では、パワー グッド フラグは立ちません。図 7-7 に、パワー グッド動作を分かりやすく図示します。表 7-6 に、PGOOD 動作の詳細な内訳を示します。ここで、VPGUV は VOUT (目的の安定化出力電圧) と PGUV の積、VPGHYS は VOUT と PGHYS の積として定義されます。ここで、PGUV と PGHYS はどちらも「電気的特性」に記載されています。最初の起動時に、VEN_RISE がトリガされてからパワー グッドに High のフラグが立つまでに生じる総遅延時間は 6ms (標準値) です。この遅延は本デバイスの起動時にのみ発生し、パワー グッド機能のその他の通常動作中は発生しません。EN が Low にプルされると、パワー グッド フラグ出力も Low に強制されます。EN が Low の場合、入力電圧 (VIN_PG_VALID) が 1.5V (最大値) 以上である限り、パワー グッドは有効です。
パワー グッド出力回路はオープン ドレインの N チャネル MOSFET で構成されており、適切なロジック電源に接続された外付けプルアップ抵抗を必要とします。パワー グッド出力は、必要に応じて適切な抵抗を介して VCC または VOUT にプルアップすることもできます。この機能が不要な場合、PGOOD ピンをオープンにし、またはグランドに接続できます。このピンに流れ込む電流は、4mA 以下に制限します。
フォルト条件の開始 | フォルト条件の終了 (その後、PGOOD 出力が解放される前に tPGOOD_ACT が経過する必要があります。) |
---|---|
「VOUT < VPGUV」かつ「t > tRESET_FILTER」 | 出力電圧がレギュレートされている。 VPGUV + VPGHYS < VOUT < VPGOV - VPGHYS |
「VOUT > VPGOV」かつ「t > tRESET_FILTER」 | 出力電圧がレギュレートされている。 |
TJ > TSDN | 「TJ < TSDN - THYST」かつ「出力電圧がレギュレートされている」 |
EN < VEN_RISE - VEN_HYS | 「EN > VEN_RISE」かつ「出力電圧がレギュレートされている」 |