JAJSKV5C december   2020  – may 2023 TMP139

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. 改訂履歴
  6. ピン構成および機能
  7. 仕様
    1. 6.1 絶対最大定格
    2. 6.2 ESD 定格
    3. 6.3 推奨動作条件
    4. 6.4 熱に関する情報
    5. 6.5 電気的特性
    6. 6.6 タイミング要件
    7. 6.7 スイッチング特性
    8. 6.8 タイミング図
    9. 6.9 代表的特性
  8. 詳細説明
    1. 7.1 概要
    2. 7.2 機能ブロック図
    3. 7.3 機能説明
      1. 7.3.1 パワーアップ・シーケンス
      2. 7.3.2 パワーダウンおよびデバイス・リセット
      3. 7.3.3 温度結果および限界値
      4. 7.3.4 バス・リセット
      5. 7.3.5 割り込みの生成
      6. 7.3.6 パリティ・エラー・チェック
      7. 7.3.7 パケット・エラー・チェック
    4. 7.4 デバイスの機能モード
      1. 7.4.1 変換モード
      2. 7.4.2 シリアル・アドレス
      3. 7.4.3 I2C モードの動作
        1. 7.4.3.1 ホスト I2C 書き込み動作
        2. 7.4.3.2 ホスト I2C 読み取り動作
        3. 7.4.3.3 ホスト I2C 読み取り動作 (デフォルト読み取りアドレス・ポインタ・モード)
        4. 7.4.3.4 I2C モードから I3C 基本モードへの切り換え
      4. 7.4.4 I3C 基本モードの動作
        1. 7.4.4.1 ホスト I3C 書き込み動作、PEC なし
        2. 7.4.4.2 ホスト I3C 書き込み動作、PEC 付き
        3. 7.4.4.3 PEC なしのホスト I3C 読み取り動作
        4. 7.4.4.4 ホスト I3C 読み取り動作、PEC 付き
        5. 7.4.4.5 ホスト I3C 読み取り動作 (デフォルト読み取りアドレス・ポインタ・モード)
      5. 7.4.5 インバンド割り込み
        1. 7.4.5.1 インバンド割り込み調停ルール
        2. 7.4.5.2 インバンド割り込みバス・トランザクション
      6. 7.4.6 コモン・コマンド・コードのサポート
        1. 7.4.6.1 ENEC CCC
        2. 7.4.6.2 DISEC CCC
        3. 7.4.6.3 RSTDAA CCC
        4. 7.4.6.4 SETAASA CCC
        5. 7.4.6.5 GETSTATUS CCC
        6. 7.4.6.6 DEVCAP CCC
        7. 7.4.6.7 SETHID CCC
        8. 7.4.6.8 DEVCTRL CCC
      7. 7.4.7 I/O 動作
      8. 7.4.8 タイミング図
    5. 7.5 プログラミング
      1. 7.5.1 割り込みメカニズムのイネーブル
      2. 7.5.2 割り込みのクリア
    6. 7.6 レジスタ・マップ
  9. アプリケーションと実装
    1. 8.1 アプリケーション情報
    2. 8.2 代表的なアプリケーション
      1. 8.2.1 設計要件
      2. 8.2.2 詳細な設計手順
      3. 8.2.3 アプリケーション曲線
    3. 8.3 電源に関する推奨事項
    4. 8.4 レイアウト
      1. 8.4.1 レイアウトのガイドライン
      2. 8.4.2 レイアウト例
  10. デバイスおよびドキュメントのサポート
    1. 9.1 ドキュメントの更新通知を受け取る方法
    2. 9.2 サポート・リソース
    3. 9.3 商標
    4. 9.4 静電気放電に関する注意事項
    5. 9.5 用語集
  11. 10メカニカル、パッケージ、および注文情報

パッケージ・オプション

デバイスごとのパッケージ図は、PDF版データシートをご参照ください。

メカニカル・データ(パッケージ|ピン)
  • YAH|6
サーマルパッド・メカニカル・データ
発注情報

電気的特性

TA = -40°C~+125°C、VDDIO = 0.95V~1.05V、VDDSPD = 1.7V~1.98V (特に記述のない限り)、代表値は TA = 25℃、VDDIO = 1V、VDDSPD = 1.8V で測定
パラメータ テスト条件 最小値 代表値 最大値 単位
温度入力
TERR 温度精度 +75°C~+95°C ±0.25 ±0.5
–40℃~+125℃ ±0.25 ±0.75
TRES 分解能 1 LSB (11 ビット) 0.25
TREPEAT 再現性(1) 1 LSB
tACT 平均変換時間 5.5 ms
tCONV 変換間隔 125 ms
THYST 温度ヒステリシス 1
デジタル入出力
CIN 入力キャパシタンス(2) 入力キャパシタンス (SCL および SDA) 4 pF
RON 出力プルアップおよびプルダウン・ドライバのインピーダンス SDA ピン 20 100
ILI リーク入力電流 -1 0 1 µA
ILO リーク出力電流 -1 0 1 µA
VIL LOW レベル入力ロジック -0.3 0.3 V
VIH HIGH レベル入力ロジック 0.7 1.35 V
VHYS 入力電圧ヒステリシス SCL ピンと SDA ピン 60 100 mV
VOL LOW レベル出力ロジック SDA ピン、IOL = –3mA 0 0.3 V
VOH HIGH レベル出力ロジック SDA ピン、IOH = 3mA 0.75 V
SLEW_RATE 出力スルーレート(2) SDA ピン 0.1 1.0 V/ns
電源
IQ 平均電流 (シリアル・バスは非アクティブ)  変換間隔 125ms 8.3 12.4 µA
IDDR 平均電流 (読み取り動作)  変換間隔 125ms、読み取り温度レジスタ、fSCL = 12.5MHz 8.3 µA
IDDW 平均電流 (書き込み動作)  変換間隔 125ms、書き込みアラート・レジスタ、fSCL = 12.5MHz 8.3 µA
IACT アクティブ電流 5.5ms のアクティブ変換時 99 140 µA
IDD1 スタンバイ電流 連続変換時のアクティブ変換間 4 6.5 µA
VPON パワーオン・リセットのスレッショルド VPON と VDDSPD(MIN) 間の単調な立ち上がり 1.6 V
VPOFF ウォーム・パワーオン・サイクルの電源オフ・リセットのスレッショルド Vpoff を超えるリングバックなし 0.3 V
tINIT パワーオン・リセット後の初期化時間(2) 図 7-2 10.0 ms
tPOFF ウォーム・パワー・サイクルのオフ時間(2) 図 7-3 1.0 ms
tSENSE_SA 有効な VDDSPD 電源供給から LID コード割り当て用に SA ピンを検出するまでの時間(2) 図 7-2 5.0 ms
tRST デバイスの再初期化時間(2)(3) 40 µs
再現性とは、測定した温度が同じ条件の下で連続的に適用されたときに、測定値を再現する能力です。
パラメータは設計により規定されています。
パラメータは、RSTDAA 共通コマンド・コード用に規定されています。