JAJSP66A
september 2022 – may 2023
TMP1827
PRODUCTION DATA
1
1
特長
2
アプリケーション
3
概要
4
改訂履歴
5
概要 (続き)
6
デバイスの比較
7
ピン構成および機能
8
仕様
8.1
絶対最大定格
8.2
ESD 定格
8.3
推奨動作条件
8.4
熱に関する情報
8.5
電気的特性
8.6
1 線式インターフェイスのタイミング
8.7
セキュリティ・エンジンの特性
8.8
EEPROM の特性
8.9
タイミング図
8.10
代表的特性
9
詳細説明
9.1
概要
9.2
機能ブロック図
9.3
機能説明
9.3.1
電源投入
9.3.2
電力モードの切り換え
9.3.3
バス・プルアップ抵抗
9.3.4
温度結果
9.3.5
温度オフセット
9.3.6
温度アラート
9.3.7
標準デバイス・アドレス
9.3.7.1
固有の 64 ビット・デバイス・アドレスと ID
9.3.8
フレキシブル・デバイス・アドレス
9.3.8.1
不揮発性のショート・アドレス
9.3.8.2
IO ハードウェア・アドレス
9.3.8.3
抵抗アドレス
9.3.8.4
IO アドレスと抵抗アドレスの結合
9.3.9
CRC 生成
9.3.10
機能レジスタ・マップ
9.3.11
ユーザー・メモリ・マップ
9.3.12
SHA-256-HMAC 認証ブロック
9.3.13
ビット通信
9.3.13.1
ホスト書き込み、デバイス読み取り
9.3.13.2
ホスト読み取り、デバイス書き込み
9.3.14
バス速度
9.3.15
NIST トレース可能性
9.4
デバイスの機能モード
9.4.1
変換モード
9.4.1.1
基本ワンショット変換モード
9.4.1.2
自動変換モード
9.4.1.3
スタック変換モード
9.4.1.4
連続変換モード
9.4.2
アラート機能
9.4.2.1
アラート・モード
9.4.2.2
コンパレータ・モード
9.4.3
1 線式インターフェイス通信
9.4.3.1
バス・リセット・フェーズ
9.4.3.2
アドレス・フェーズ
9.4.3.2.1
READADDR (33h)
9.4.3.2.2
MATCHADDR (55h)
9.4.3.2.3
SEARCHADDR (F0h)
9.4.3.2.4
ALERTSEARCH (ECh)
9.4.3.2.5
SKIPADDR (CCh)
9.4.3.2.6
OVD SKIPADDR (3Ch)
9.4.3.2.7
OVD MATCHADDR (69h)
9.4.3.2.8
FLEXADDR (0Fh)
9.4.3.3
機能フェーズ
9.4.3.3.1
CONVERTTEMP (44h)
9.4.3.3.2
WRITE SCRATCHPAD-1 (4Eh)
9.4.3.3.3
READ SCRATCHPAD-1 (BEh)
9.4.3.3.4
COPY SCRATCHPAD-1 (48h)
9.4.3.3.5
WRITE SCRATCHPAD-2 (0Fh)
9.4.3.3.6
READ SCRATCHPAD-2 (AAh)
9.4.3.3.7
COPY SCRATCHPAD-2 (55h)
9.4.3.3.8
READ EEPROM (F0h)
9.4.3.3.9
GPIO WRITE (A5h)
9.4.3.3.10
GPIO READ (F5h)
9.4.4
NVM での動作
9.4.4.1
ユーザー・データのプログラミング
9.4.4.2
レジスタおよびメモリ保護
9.4.4.2.1
Scratchpad-1 レジスタの保護
9.4.4.2.2
ユーザー・メモリの保護
9.5
プログラミング
9.5.1
シングル・デバイスの温度変換と読み取り
9.5.2
複数デバイスの温度変換と読み取り
9.5.3
レジスタ Scratchpad-1 の更新とコミット
9.5.4
シングル・デバイス EEPROM のプログラミングと検証
9.5.5
シングル・デバイス EEPROM ページのロック動作
9.5.6
複数デバイスの IO 読み取り
9.5.7
複数デバイスの IO 書き込み
9.6
レジスタ・マップ
9.6.1
温度結果 LSB レジスタ (Scratchpad-1 オフセット = 00h) [リセット = 00h]
9.6.2
温度結果 MSB レジスタ (Scratchpad-1 オフセット = 01h) [リセット = 00h]
9.6.3
ステータス・レジスタ (Scratchpad-1 オフセット = 02h) [リセット = 3Ch]
9.6.4
Device Configuration-1 レジスタ (Scratchpad-1 オフセット = 04h) [リセット = 70h]
9.6.5
Device Configuration-2 レジスタ (Scratchpad-1 オフセット = 05h) [リセット = 80h]
9.6.6
ショート・アドレス・レジスタ (Scratchpad-1 オフセット = 06h) [リセット = 00h]
9.6.7
温度アラート低 LSB レジスタ (Scratchpad-1 オフセット = 08h) [リセット = 00h]
9.6.8
温度アラート低 MSB レジスタ (Scratchpad-1 オフセット = 09h) [リセット = 00h]
9.6.9
温度アラート高 LSB レジスタ (Scratchpad-1 オフセット = 0Ah) [リセット = F0h]
9.6.10
温度アラート高 MSB レジスタ (Scratchpad-1 オフセット = 0Bh) [リセット = 07h]
9.6.11
温度オフセット LSB レジスタ (Scratchpad-1 オフセット = 0Ch) [リセット = 00h]
9.6.12
温度オフセット MSB レジスタ (Scratchpad-1 オフセット = 0Dh) [リセット = 00h]
9.6.13
IO 読み取りレジスタ [リセット = F0h]
9.6.14
IO 構成レジスタ [リセット = 00h]
10
アプリケーションと実装
10.1
アプリケーション情報
10.2
代表的なアプリケーション
10.2.1
バス・パワー・モードのアプリケーション
10.2.1.1
設計要件
10.2.1.2
詳細な設計手順
10.2.2
電源モードのアプリケーション
10.2.2.1
設計要件
10.2.2.2
詳細な設計手順
10.2.3
通信向けの UART インターフェイス
10.2.3.1
設計要件
10.2.3.2
詳細な設計手順
10.3
電源に関する推奨事項
10.4
レイアウト
10.4.1
レイアウトのガイドライン
10.4.2
レイアウト例
11
デバイスおよびドキュメントのサポート
11.1
ドキュメントのサポート
11.1.1
関連資料
11.2
ドキュメントの更新通知を受け取る方法
11.3
サポート・リソース
11.4
商標
11.5
静電気放電に関する注意事項
11.6
用語集
12
メカニカル、パッケージ、および注文情報
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
NGR|8
MPDS404A
サーマルパッド・メカニカル・データ
NGR|8
QFND688B
発注情報
jajsp66a_oa
jajsp66a_pm
1
特長
マルチドロップ共有バスと巡回冗長性検査 (CRC) を搭載した
1-Wire®
インターフェイス
バス・パワーでの動作電圧:1.7V~5.5V
8kV 接触放電に対して IEC 61000-4-2 ESD 対応
機能安全対応
機能安全システムの設計に役立つ資料を利用可能
高精度デジタル温度センサ
TMP1827
+10℃~+45℃で ±0.2℃ (最大値)
-40℃~+105℃で ±0.3℃ (最大値)
-55℃~+150℃で ±0.4℃ (最大値)
TMP1827N
-55℃~+150℃で ±0.9℃ (最大値)
温度測定電流:94µA
シャットダウン電流:1.3µA
16 ビットの温度分解能:7.8125m℃ (1 LSB)
オーバードライブ速度で 90kbps の高速データ・レート
デバイス・アドレスを高速化するためのフレキシブルなユーザー・プログラマブル・ショート・アドレス・モード
SHA-256-HMAC 認証方式
FIPS 180-4 準拠のセキュア・ハッシュを実装
FIPS 198-1 準拠の HMAC を実装
2Kb EEPROM の特長:
64 ビットのブロック・サイズでの書き込み動作
連続読み取りモード
256 ビットのページ単位での書き込み保護付き読み取り
256 ビットのページ単位での認証書き込み保護モード
プログラミング電流:178μA
デバイス・アドレッシング向けに、出荷時にプログラミングされた NIST トレース可能で消去不可能な 64 ビット識別番号
構成可能な 4 つのオープン・ドレイン・デジタル入出力および温度アラート