JAJSEZ7K October 2014 – February 2024 TMS320F28075 , TMS320F28075-Q1 , TMS320F28076
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
デバイスのすべての機能を使用する必要のないアプリケーションについては、表 5-7 に、未使用のピンに対する許容可能な処置方法を示します。表 5-7 に複数の選択肢が示されている場合は、どれを採用してもかまいません。表 5-7に記載されていないピンは、セクション 5.2.1 に従って接続する必要があります。
信号名 | 許容可能な方法 |
---|---|
アナログ | |
VREFHIx | VDDA に接続 |
VREFLOx | VSSA に接続 |
ADCINx |
|
デジタル | |
GPIOx |
|
X1 | VSS に接続 |
X2 | 接続なし |
TCK |
|
TDI |
|
TDO | 接続なし |
TMS | 接続なし |
TRST | プルダウン抵抗 (2.2kΩ 以下) |
VREGENZ | VDDIO に接続 |
ERRORSTS | 接続なし |
FLT1 | 接続なし |
FLT2 | 接続なし |
電源およびグランド | |
VDD | すべての VDD ピンは、セクション 5.2.1 に従って接続する必要があります。 |
VDDA | 専用のアナログ電源を使用しない場合は、VDDIO に接続します。 |
VDDIO | すべての VDDIO ピンは、セクション 5.2.1 に従って接続する必要があります。 |
VDD3VFL | VDDIO に接続する必要があります |
VDDOSC | VDDIO に接続する必要があります |
VSS | すべての VSS ピンは、基板のグランドに接続する必要があります。 |
VSSA | 専用のアナログ・グランドを使用しない場合は、VSS に接続します。 |
VSSOSC | 外付け水晶振動子を使用しない場合は、このピンを基板のグランドに接続できます。 |