JAJSEZ7K October 2014 – February 2024 TMS320F28075 , TMS320F28075-Q1 , TMS320F28076
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
パラメータ | テスト条件 | 最小値 | 代表値 | 最大値 | 単位 |
---|---|---|---|---|---|
パワーアップ時間 | 500(8) | μs | |||
オフセット エラー | 中点 | -10 | 10 | mV | |
ゲイン誤差(2) | -2.5 | 2.5 | % (対 FSR) | ||
DNL(3) | エンドポイント補正 | > -1 | ±0.4 | 1 | LSB |
INL | エンドポイント補正 | -5 | ±2 | 5 | LSB |
DACOUTx セトリング時間 | 0.3V から 3V への遷移後 2LSB にセトリング | 2 | μs | ||
分解能 | 12 | ビット | |||
電圧出力範囲(4) | 0.3 | VDDA – 0.3 | V | ||
容量性負荷 | 出力駆動能力 | 100 | pF | ||
抵抗性負荷 | 出力駆動能力 | 5 | kΩ | ||
RPD プルダウン抵抗 | 50 | kΩ | |||
基準電圧(5) | VDAC または VREFHI | 2.4 | 2.5 または 3.0 | VDDA | V |
基準電圧入力抵抗(6) | VDAC または VREFHI | 170 | kΩ | ||
出力ノイズ電圧 | 100Hz~100kHz の積分ノイズ | 500 | μVrms | ||
10kHz でのノイズ密度 | 711 | nVrms/√Hz | |||
グリッチ エネルギー | 1.5 | V-ns | |||
PSRR(7) | DC:最大 1 kHz | 70 | dB | ||
100 kHz | 30 | ||||
SNR | 1020 Hz | 67 | dB | ||
THD | 1020 Hz | -63 | dB | ||
SFDR | 1020Hz、高調波とスプリアスを含む | 66 | dBc | ||
1020Hz、スプリアスのみを含む | 104 |
正常な機能動作を確保するためには、VDAC ピンを VDDA + 0.3V よりも低く維持する必要があります。VDAC ピンがこのレベルを超えると、ブロッキング回路が動作することがあり、内部で VDAC の値が 0V になって、不正確な DAC 出力が発生する可能性があります。
正常な機能動作を確保するためには、VREFHI ピンを VDDA + 0.3V よりも低く維持する必要があります。VREFHI ピンがこのレベルを超えると、ブロッキング回路が動作することがあり、内部で VREFHI の値が 0V になって、不正確な ADC 変換または DAC 出力が発生する可能性があります。