JAJSFZ5Q June 2007 – August 2022 TMS320F28232 , TMS320F28232-Q1 , TMS320F28234 , TMS320F28234-Q1 , TMS320F28235 , TMS320F28235-Q1 , TMS320F28332 , TMS320F28333 , TMS320F28334 , TMS320F28335 , TMS320F28335-Q1
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
シーケンシャル・サンプリング・モードでは、ADC は 任意のチャネル (Ax~Bx) で入力信号を連続的に変換できます。ADC は、ePWM、ソフトウェア・トリガ、または外部 ADCSOC 信号からのイベント・トリガによって変換を開始できます。SMODE ビットが 0 の場合、ADC は、すべてのサンプル / ホールド・パルスに対して、選択されたチャネルで変換を行います。結果レジスタ更新の変換時間とレイテンシについて、以下で説明します。ADC 割り込みフラグは、結果レジスタの更新後、いくつかの SYSCLKOUT サイクルが経過してからセットされます。選択したチャネルは、サンプル / ホールド・パルスの立ち下がりエッジごとにサンプリングされます。サンプル / ホールド・パルス幅は、1 ADC クロック (最小値) または 16 ADC クロック (最大値) にプログラムできます。