JAJSFZ5Q June 2007 – August 2022 TMS320F28232 , TMS320F28232-Q1 , TMS320F28234 , TMS320F28234-Q1 , TMS320F28235 , TMS320F28235-Q1 , TMS320F28332 , TMS320F28333 , TMS320F28334 , TMS320F28335 , TMS320F28335-Q1
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
XREADY 信号が非同期モード (USEREADY = 1、READYMODE = 1) でサンプリングされる場合、次のようになります。
1 | リード: | LR ≥ tc(XTIM) | ||
LW ≥ tc(XTIM) | ||||
2 | アクティブ: | AR ≥ 2 × tc(XTIM) | ||
AW ≥ 2 × tc(XTIM) | ||||
3 | リード+アクティブ: | LR + AR ≥ 4 × tc(XTIM) | ||
LW + AW ≥ 4 × tc(XTIM) |
制約には、外部ハードウェアのウェイト状態は含まれません。
これらの要件により、次 のような XTIMING レジスタ構成の制約が生じます 。
XRDLEAD | XRDACTIVE | XRDTRAIL | XWRLEAD | XWRACTIVE | XWRTRAIL | X2TIMING |
---|---|---|---|---|---|---|
≥ 1 | ≥ 2 | 0 | ≥ 1 | ≥ 2 | 0 | 0、1 |
または
XRDLEAD | XRDACTIVE | XRDTRAIL | XWRLEAD | XWRACTIVE | XWRTRAIL | X2TIMING |
---|---|---|---|---|---|---|
≥ 2 | ≥ 1 | 0 | ≥ 2 | ≥ 1 | 0 | 0、1 |
非同期 XREADY 使用時の有効タイミングと無効タイミングの例:
XRDLEAD | XRDACTIVE | XRDTRAIL | XWRLEAD | XWRACTIVE | XWRTRAIL | X2TIMING | |
---|---|---|---|---|---|---|---|
無効(1) | 0 | 0 | 0 | 0 | 0 | 0 | 0、1 |
無効(1) | 1 | 0 | 0 | 1 | 0 | 0 | 0、1 |
無効(1) | 1 | 1 | 0 | 1 | 1 | 0 | 0 |
有効 | 1 | 2 | 0 | 1 | 2 | 0 | 1 |
有効 | 1 | 2 | 0 | 1 | 2 | 0 | 0、1 |
有効 | 2 | 1 | 0 | 2 | 1 | 0 | 0、1 |
特に記述 のない限り、すべての XINTF タイミングは、表 7-3 に示すクロック構成に適用できます。
モード | SYSCLKOUT | XTIMCLK | XCLKOUT |
---|---|---|---|
1 | SYSCLKOUT | SYSCLKOUT | |
例: | 150MHz | 150MHz | 150MHz |
2 | SYSCLKOUT | 1/2 SYSCLKOUT | |
例: | 150MHz | 150MHz | 75MHz |
3 | 1/2 SYSCLKOUT | 1/2 SYSCLKOUT | |
例: | 150MHz | 75MHz | 75MHz |
4 | 1/2 SYSCLKOUT | 1/4 SYSCLKOUT | |
例: | 150MHz | 75MHz | 37.5MHz |
SYSCLKOUT と XTIMCLK との関係を 図 7-28 に示します。