JAJSFZ5Q June 2007 – August 2022 TMS320F28232 , TMS320F28232-Q1 , TMS320F28234 , TMS320F28234-Q1 , TMS320F28235 , TMS320F28235-Q1 , TMS320F28332 , TMS320F28333 , TMS320F28334 , TMS320F28335 , TMS320F28335-Q1
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
さまざまな TI MCU ファミリのデバイス間でペリフェラルを移行できるように、2833x/2823x デバイスは、ペリフェラル相互接続のためのペリフェラル・バス規格を採用しています。ペリフェラル・バス・ブリッジは、プロセッサのメモリ・バスを構成するさまざまなバスをまとめて、16 本のアドレス・ライン、16 本または 32 本のデータ・ライン、および関連する制御信号で構成される単一のバスに多重化します。3 つのバージョンのペリフェラル・バスがサポートされています。1 つのバージョンでは、16 ビットのアクセスのみをサポートしています (ペリフェラル・フレーム 2 と呼ばれます)。もう 1 つのバージョンは、16 ビットおよび 32 ビットの両方のアクセスをサポートしています (ペリフェラル・フレーム 1 と呼ばれます)。3 番目のバージョンは、DMA アクセスと、16 ビットおよび 32 ビットのアクセスをサポートしています (ペリフェラル・フレーム 3 と呼ばれます)。