JAJSFZ5Q June 2007 – August 2022 TMS320F28232 , TMS320F28232-Q1 , TMS320F28234 , TMS320F28234-Q1 , TMS320F28235 , TMS320F28235-Q1 , TMS320F28332 , TMS320F28333 , TMS320F28334 , TMS320F28335 , TMS320F28335-Q1
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
多くの MCU タイプのデバイスと同様に、複数のバスを使用して、メモリおよびペリフェラルと CPU の間でデータを移動します。C28x メモリ・バス・アーキテクチャには、プログラム読み取りバス、データ読み取りバス、およびデータ書き込みバスが含まれています。 プログラム読み取りバスは、22 本のアドレス・ラインと 32 本のデータ・ラインで構成されています。データ読み取りバスおよび書き込みバスは、32 本のアドレス・ラインと 32 本のデータ・ラインで構成されています。32 ビット幅のデータ・バスにより、シングル・サイクルの 32 ビット動作が可能です。一般的にハーバード・バスと呼ばれる複数バス・アーキテクチャにより、C28x は命令のフェッチ、データ値の読み取り、データ値の書き込みを 1 サイクルで実行できます。メモリ・バスに接続されているすべてのペリフェラルとメモリは、メモリ・アクセスに優先順位を付けています。全体として、メモリ・バス・アクセスの優先順位は次のようになっています。
最高: | データ書き込み | (データとプログラムの書き込みを同時にメモリ・バス上で行うことはできません。) | |
プログラム書き込み | (データとプログラムの書き込みを同時にメモリ・バス上で行うことはできません。) | ||
データ読み取り | |||
プログラム読み取り | (プログラムの読み取りとフェッチを同時にメモリ・バス上で行うことはできません。) | ||
最低: | フェッチ | (プログラムの読み取りとフェッチを同時にメモリ・バス上で行うことはできません。) |