JAJSFZ5Q June 2007 – August 2022 TMS320F28232 , TMS320F28232-Q1 , TMS320F28234 , TMS320F28234-Q1 , TMS320F28235 , TMS320F28235-Q1 , TMS320F28332 , TMS320F28333 , TMS320F28334 , TMS320F28335 , TMS320F28335-Q1
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
最小値 | 公称値 | 最大値 | 単位 | ||||
---|---|---|---|---|---|---|---|
tw(RSL1) (1) | パルス幅、安定したクロック入力から XRS HIGH まで | 32tc(OSCCLK) | サイクル | ||||
tw(RSL2) | パルス幅、XRS LOW | ウォーム・リセット | 32tc(OSCCLK) | サイクル | |||
tw(WDRS) | パルス幅、ウォッチドッグによって生成されるリセット・パルス | 512tc(OSCCLK) | サイクル | ||||
td(EX) | 遅延時間、XRS HIGH からアドレス / データ有効まで | 32tc(OSCCLK) | サイクル | ||||
tOSCST (2) | 発振器の起動時間 | 1 | 10 | ms | |||
th(boot-mode) | ブート・モード・ピンのホールド時間 | 200tc(OSCCLK) | サイクル |
図 7-6 に、PLLCR レジスタへの書き込みの影響の例を示します。最初のフェーズ では、PLLCR = 0x0004、SYSCLKOUT = OSCCLK × 2 です。その後、PLLCR に 0x0008 が書き込まれます。PLLCR レジスタへの書き込み直後に、PLL のロックアップ・フェーズが開始されます。このフェーズでは、SYSCLKOUT = OSCCLK/2 となります。PLL のロックアップ (所要時間 131072 OSCCLK サイクル) が完了した後、SYSCLKOUT は、新しい動作周波数を反映して OSCCLK × 4 となります。