JAJSFZ5Q June 2007 – August 2022 TMS320F28232 , TMS320F28232-Q1 , TMS320F28234 , TMS320F28234-Q1 , TMS320F28235 , TMS320F28235-Q1 , TMS320F28332 , TMS320F28333 , TMS320F28334 , TMS320F28335 , TMS320F28335-Q1
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
これらのデバイスは、以下のシリアル通信ペリフェラルをサポートしています。
eCAN: | これは CAN ペリフェラルの拡張バージョンです。32 個のメールボックスを備え、メッセージのタイムスタンプをサポートしており、ISO 11898-1 (CAN 2.0B) に準拠しています 。 | |
McBSP: | マルチチャネル・バッファ付きシリアル・ポート (McBSP) は、E1/T1 ライン、モデム・アプリケーション向け電話品質コーデック、または高品質ステレオ・オーディオ DAC デバイスに接続します。McBSP 受信および送信レジスタは、DMA に対応しているので、このペリフェラルのサービスに伴うオーバーヘッドを大幅に低減できます。各 McBSP モジュールは、必要に応じて SPI として構成できます。 | |
SPI: | SPI は、高速な同期シリアル I/O ポートであり、この機能により、プログラムされた長さ (1~16 ビット) のシリアル・ビット・ストリームを、プログラムされたビット転送速度でシフトして、デバイスに入力、デバイスから出力できます。通常、SPI は、MCU と、外部ペリフェラルや他のコントローラとの間の通信に使用されます。代表的なアプリケーションとして、シフト・レジスタ、ディスプレイ・ドライバ、ADC などのデバイスを使用した外部 I/O またはペリフェラルの拡張が挙げられます。マルチデバイス通信は、SPI のマスタ / スレーブ動作によってサポートされています。2833x/2823x の SPI には、16 レベルの受信および送信 FIFO が内蔵されており、割り込みサービスのオーバーヘッドを低減できます。 | |
SCI: | シリアル通信インターフェイス (SCI) は、一般的には UART と呼ばれる 2 線式非同期シリアル・ポートです。この SCI には、16 レベルの受信および送信 FIFO が内蔵されており、割り込みサービスのオーバーヘッドを低減できます。 | |
I2C: | I2C (Inter-Integrated Circuit) モジュールは、MCU と他のデバイスとの間のインターフェイスとして機能します。他のデバイスは、Philips Semiconductors の I2C バス (Inter-IC Bus) 規格バージョン 2.1 に準拠し、I2C バス経由で接続されている必要があります。この 2 線式シリアル・バスに接続されている外部コンポーネントは、I2C モジュールによって、MCU との間で最大 8 ビットのデータを送受信できます。2833x/2823x では、I2C に 16 レベルの受信および送信 FIFO が搭載されており、割り込みサービスのオーバーヘッドを低減できます。 |