JAJSFZ5Q June 2007 – August 2022 TMS320F28232 , TMS320F28232-Q1 , TMS320F28234 , TMS320F28234-Q1 , TMS320F28235 , TMS320F28235-Q1 , TMS320F28332 , TMS320F28333 , TMS320F28334 , TMS320F28335 , TMS320F28335-Q1
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
このセクションでは、2833x/2823x デバイスに実装されている外部インターフェイス (XINTF) の概要を示します。
XINTF は非多重化非同期バスで、2812 XINTF と同様です。XINTF は、図 8-20 に示す 3 つの固定ゾーンにマップされます。
図 8-21 および 図 8-22 に、16 ビットおよび 32 ビットの標準的なデータ・バス XINTF 接続を示します。ここでは、XA0 および XWE1 信号の機能が構成に応じてどのように変更されるかを示しています。表 8-21 に、XINTF の構成および制御レジスタの定義を示します。
名称 | アドレス | サイズ (x16) | 説明 |
---|---|---|---|
XTIMING0 | 0x00~0B20 | 2 | XINTF タイミング・レジスタ、ゾーン 0 |
XTIMING6(1) | 0x00−0B2C | 2 | XINTF タイミング・レジスタ、ゾーン 6 |
XTIMING7 | 0x00−0B2E | 2 | XINTF タイミング・レジスタ、ゾーン 7 |
XINTCNF2(2) | 0x00−0B34 | 2 | XINTF 構成レジスタ |
XBANK | 0x00−0B38 | 1 | XINTF バンク制御レジスタ |
XREVISION | 0x00−0B3A | 1 | XINTF リビジョン・レジスタ |
XRESET | 0x00−0B3D | 1 | XINTF リセット・レジスタ |