JAJSFZ5Q June 2007 – August 2022 TMS320F28232 , TMS320F28232-Q1 , TMS320F28234 , TMS320F28234-Q1 , TMS320F28235 , TMS320F28235-Q1 , TMS320F28332 , TMS320F28333 , TMS320F28334 , TMS320F28335 , TMS320F28335-Q1
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
| 番号 | 最小値 | 最大値 | 単位 | |||
|---|---|---|---|---|---|---|
| McBSP モジュールのクロック (CLKG、CLKX、CLKR) 範囲(1) | 1 | kHz | ||||
| 25 (3) | MHz | |||||
| McBSP モジュールのサイクル時間 (CLKG、CLKX、CLKR) の範囲(1) | 40 | ns | ||||
| 1 | ms | |||||
| M11 | tc(CKRX) | サイクル時間、CLKR/X(1) | CLKR/X 外部 | 2P(2) | ns | |
| M12 | tw(CKRX) | パルス幅、CLKR/X HIGH または CLKR/X LOW(1) | CLKR/X 外部 | P–7 | ns | |
| M13 | tr(CKRX) | 立ち上がり時間、CLKR/X(1) | CLKR/X 外部 | 7 | ns | |
| M14 | tf(CKRX) | 立ち下がり時間、CLKR/X(1) | CLKR/X 外部 | 7 | ns | |
| M15 | tsu(FRH-CKRL) | セットアップ時間、外部 FSR HIGH から CLKR LOW まで(1) | CLKR 内部 | 18 | ns | |
| CLKR 外部 | 2 | |||||
| M16 | th(CKRL-FRH) | ホールド時間、CLKR LOW から外部 FSR HIGH の間(1) | CLKR 内部 | 0 | ns | |
| CLKR 外部 | 6 | |||||
| M17 | tsu(DRV-CKRL) | セットアップ時間、DR 有効から CLKR LOW まで(1) | CLKR 内部 | 18 | ns | |
| CLKR 外部 | 2 | |||||
| M18 | th(CKRL-DRV) | ホールド時間、CLKR LOW から DR 有効の間(1) | CLKR 内部 | 0 | ns | |
| CLKR 外部 | 6 | |||||
| M19 | tsu(FXH-CKXL) | セットアップ時間、外部 FSX HIGH から CLKX LOW まで(1) | CLKX 内部 | 18 | ns | |
| CLKX 外部 | 2 | |||||
| M20 | th(CKXL-FXH) | ホールド時間、CLKX LOW から外部 FSX HIGH の間(1) | CLKX 内部 | 0 | ns | |
| CLKX 外部 | 6 | |||||
CLKSRG は、LSPCLK、CLKX、CLKR をソースにすることができます。CLKSRG ≤ (SYSCLKOUT/2)。McBSP の性能は、I/O バッファのスイッチング速度によって制限されます。