JAJSEZ5P December 2013 – February 2024 TMS320F28374D , TMS320F28375D , TMS320F28376D , TMS320F28377D , TMS320F28377D-Q1 , TMS320F28378D , TMS320F28379D , TMS320F28379D-Q1
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
表 7-10 に、各バス マスタからペリフェラルおよび構成レジスタへのアクセス性に関する全体的な概観を示します。ペリフェラルは、個別に CPU1 または CPU2 サブシステムに割り当てることができます (たとえば、ePWM を CPU1 に、eQEP を CPU2 に割り当てることができます)。ペリフェラル フレーム 1 または 2 内のペリフェラルはすべてグループとして、該当するセカンダリ マスタにマップされます (SPI が CPUx.DMA に割り当てられていれば、McBSP も CPU x.DMA に割り当てられます)。
ペリフェラル (バス アクセス タイプ別) | CPU1.DMA | CPU1.CLA1 | CPU1 | CPU2 | CPU2.CLA1 | CPU2.DMA |
---|---|---|---|---|---|---|
CPU1 または CPU2 に割り当て可能で、共通して選択可能なセカンダリ マスタを持つペリフェラル | ||||||
ペリフェラル フレーム 1: | Y | Y | Y | Y | Y | Y |
ペリフェラル フレーム 1:
| Y | Y | Y | |||
ペリフェラル フレーム 2:
| Y | Y | Y | Y | Y | Y |
ペリフェラル フレーム 2:
| Y | Y | Y | |||
CPU1 または CPU2 サブシステムに割り当て可能なペリフェラル | ||||||
SCI | Y | Y | ||||
I2C | Y | Y | ||||
CAN | Y | Y | ||||
ADC 構成 | Y | Y | Y | Y | ||
EMIF1 | Y | Y | Y | Y | ||
CPU1 サブシステムのみにあるペリフェラルおよびデバイス構成レジスタ | ||||||
EMIF2 | Y | Y | ||||
USB | Y | |||||
デバイス機能、ペリフェラル リセット、ペリフェラル CPU 選択 | Y | |||||
GPIO ピンのマッピングおよび構成 | Y | |||||
アナログ システム制御 | Y | |||||
uPP メッセージ RAM | Y | Y | ||||
リセット構成 | Y | |||||
セマフォにより一度に 1 つの CPU からしかアクセスできないもの | ||||||
クロックおよび PLL 構成 | Y | Y | ||||
各 CPU および CLA マスタに独自のレジスタ コピーを持つペリフェラルおよびレジスタ(2) | ||||||
システム構成 (WD、NMIWD、LPM、ペリフェラル クロック ゲーティング) | Y | Y | ||||
フラッシュ構成(3) | Y | Y | ||||
CPU タイマ | Y | Y | ||||
DMA および CLA トリガ ソース選択 | Y | Y | ||||
GPIO データ(4) | Y | Y | Y | Y | ||
ADC 変換結果 | Y | Y | Y | Y | Y | Y |