JAJSEZ5P December 2013 – February 2024 TMS320F28374D , TMS320F28375D , TMS320F28376D , TMS320F28377D , TMS320F28377D-Q1 , TMS320F28378D , TMS320F28379D , TMS320F28379D-Q1
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
内部 VREG はサポートされていません。VREGENZ ピンは、VDDIO に接続する必要があります。また、VDD に 1.2V 電源を供給するために外部電源を使用します。ランプ中、VDD は、VDDIOよりも 0.3V 以上高くなってはいけません。
VDDOSC および VDD は、同時にオン / オフする必要があります。VDD がオフのとき、VDDOSC をオンにしてはいけません。VDDOSC および VDD に同時に電力を供給しないアプリケーションについては、『TMS320F2837xD デュアルコア リアルタイム MCU シリコン エラッタ』の「INTOSC:VDD なしで VDDOSC 電源を供給すると INTOSC 周波数ドリフトが発生する可能性」のアドバイザリを参照してください。
フラッシュ バンクがアクティブのとき、VDD3VFL から VDD に向かって 12.8mA の内部電流源があります。フラッシュ バンクがアクティブで、デバイスが低アクティビティ状態 (たとえば、低消費電力モード) のとき、この内部電流源によって VDD が約 1.3V に上昇する可能性があります。この状態では、外部システム VDD レギュレータに対する電流負荷はゼロになります。これは、ほとんどのレギュレータにとって問題ではありませんが、システム電圧レギュレータが適切な動作のために最小負荷を必要とする場合は、外付けの 82Ω 抵抗を基板に追加して、V DDの最小電流負荷を確保します。詳細については、『TMS320F2837xD デュアルコア リアルタイム MCU シリコン エラッタ』の「低消費電力モード:フラッシュの電源オフまたは最小デバイス動作の維持」アドバイザリを参照してください。