JAJSEZ5P December 2013 – February 2024 TMS320F28374D , TMS320F28375D , TMS320F28376D , TMS320F28377D , TMS320F28377D-Q1 , TMS320F28378D , TMS320F28379D , TMS320F28379D-Q1
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
XRS は、デバイスのリセット・ピンです。入力およびオープン・ドレイン出力として機能します。このデバイスにはパワーオン・リセット (POR) が内蔵されています。電源投入時に、POR 回路が XRS ピンを LOW に駆動します。ウォッチドッグ・リセットまたは NMI ウォッチドッグ・リセットも、ピンを LOW に駆動します。外部回路によってピンを駆動して、デバイス・リセットをアサートすることもできます。
XRS と VDDIO の間に 2.2kΩ~10kΩ の抵抗を配置する必要があります。ノイズ・フィルタリングのため、XRS と VSS の間にコンデンサを配置します。容量は 100nF 以下にする必要があります。これらの値は、ウォッチドッグ・リセットがアサートされたときに、ウォッチドッグが 512 OSCCLK サイクル以内に XRS ピンを VOL に正しく駆動できるように決められています。図 6-4 に、推奨するリセット回路を示します。