JAJSEZ5P December 2013 – February 2024 TMS320F28374D , TMS320F28375D , TMS320F28376D , TMS320F28377D , TMS320F28377D-Q1 , TMS320F28378D , TMS320F28379D , TMS320F28379D-Q1
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
最小値(1) | 最大値 | 単位 | ||
---|---|---|---|---|
モード 0 | ||||
tc(SDC)M0 | サイクル時間、SDx_Cy | 10 * SYSCLK 周期 | 256 * SYSCLK 周期 | ns |
tw(SDCHL)M0 | パルス幅、SDx_Cy HIGH/LOW | 4 * SYSCLK 周期 | 6 * SYSCLK 周期 | ns |
tw(SDDHL)M0 | パルス幅、SDx_Dy HIGH/LOW | 4 * SYSCLK 周期 | ns | |
tsu(SDDV-SDCH)M0 | セットアップ時間、SDx_Dy 有効から SDx_Cy が HIGH になるまで | 2 * SYSCLK 周期 | ns | |
th(SDCH-SDD)M0 | ホールド時間、SDx_Cy が HIGH になった後 SDx_Dy の保持期間 | 2 * SYSCLK 周期 | ns | |
モード 1 | ||||
tc(SDC)M1 | サイクル時間、SDx_Cy | 20 * SYSCLK 周期 | 256 * SYSCLK 周期 | ns |
tw(SDCH)M1 | パルス幅、SDx_Cy HIGH | 4 * SYSCLK 周期 | 6 * SYSCLK 周期 | ns |
tw(SDDHL)M1 | パルス幅、SDx_Dy HIGH/LOW | 4 * SYSCLK 周期 | ns | |
tsu(SDDV-SDCL)M1 | セットアップ時間、SDx_Dy 有効から SDx_Cy が LOW になるまで | 2 * SYSCLK 周期 | ns | |
tsu(SDDV-SDCH)M1 | セットアップ時間、SDx_Dy 有効から SDx_Cy が HIGH になるまで | 2 * SYSCLK 周期 | ns | |
th(SDCL-SDD)M1 | ホールド時間、SDx_Cy が LOW になった後 SDx_Dy の保持期間 | 2 * SYSCLK 周期 | ns | |
th(SDCH-SDD)M1 | ホールド時間、SDx_Cy が HIGH になった後 SDx_Dy の保持期間 | 2 * SYSCLK 周期 | ns | |
モード 2 | ||||
tc(SDD)M2 | サイクル時間、SDx_Dy | オプションなし | ||
tw(SDDH)M2 | パルス幅、SDx_Dy HIGH | |||
モード 3 | ||||
tc(SDC)M3 | サイクル時間、SDx_Cy | 10 * SYSCLK 周期 | 256 * SYSCLK 周期 | ns |
tw(SDCHL)M3 | パルス幅、SDx_Cy HIGH | 4 * SYSCLK 周期 | 6 * SYSCLK 周期 | ns |
tw(SDDHL)M3 | パルス幅、SDx_Dy HIGH/LOW | 4 * SYSCLK 周期 | ns | |
tsu(SDDV-SDCH)M3 | セットアップ時間、SDx_Dy 有効から SDx_Cy が HIGH になるまで | 2 * SYSCLK 周期 | ns | |
th(SDCH-SDD)M3 | ホールド時間、SDx_Cy が HIGH になった後 SDx_Dy の保持期間 | 2 * SYSCLK 周期 | ns |
SDx_Cy ピンでランダム ノイズのグリッチが発生すると、コンパレータの誤動作やフィルタ出力の異常につながり、SDFM モジュールが誤動作する可能性がありますが、SDFM フィルタ GPIO (3 サンプル) モードは、この誤動作に対する保護を提供します。詳細については、『TMS320F2837xD デュアルコア リアルタイム MCU シリコン エラッタ』 に掲載されている「SDFM:ノイズの多い環境で SDFM を使用する際の注意事項」を参照してください。
SDFM フィルタ GPIO (3 サンプル) モードは、上記のタイミング要件の永続的な違反に対する保護を提供するものではありません。タイミング違反があると、要件に違反するビット数に比例してデータが破損する結果になります。