JAJSEZ5P December 2013 – February 2024 TMS320F28374D , TMS320F28375D , TMS320F28376D , TMS320F28377D , TMS320F28377D-Q1 , TMS320F28378D , TMS320F28379D , TMS320F28379D-Q1
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
uPP インターフェイスは、専用のデータ・ラインと最小限の制御信号を備えた高速パラレル・インターフェイスです。uPP インターフェイスは、8 ビットのデータ幅を持つ高速 ADC または DAC とクリーンにインターフェイスできるように設計されています。フィールド・プログラマブル・ゲート・アレイ (FPGA) または他の uPP デバイスと相互接続して、高速デジタル・データ転送を実現することもできます。受信モードまたは送信モード (シンプレックス・モード) で動作できます。
uPP インターフェイスは、内部 DMA コントローラを備えており、高速データ転送時のスループットを最大化し、CPU オーバーヘッドを最小限に抑えます。すべての uPP トランザクションは、内部 DMA を使用して、I/O チャネルへデータを供給、または I/O チャネルから取得します。I/Oチャネルは 1 つしか存在しませんが、DMA コントローラにはデータ・インターリーブ・モードをサポートするための 2 つの DMA チャネルが用意されており、すべての DMA リソースが 1 つの I/O チャネルにサービスを提供します。
このデバイスでは、uPP インターフェイスは CPU1 サブシステムの専用リソースです。CPU1、CPU1.CLA1、および CPU1.DMA からこのモジュールにアクセスできます。2つの専用 512 バイト・データ RAM (MSG RAM とも呼ばれます) が、uPP モジュール (TX と RX にそれぞれ 1 つずつ) と緊密に結合されています。これらのデータ RAM は、大量のデータを格納して、CPU への頻繁な割り込みを避けるために使用されます。これらのデータ RAM にアクセスできるのは、CPU1 と CPU1.CLA1 のみです。図 6-82 に、このデバイスでの uPP の統合を示します。
一部の TI デバイスでは、uPP モジュールは無線ペリフェラル・インターフェイス (RPI) モジュールとも呼ばれます。
uPP インターフェイスは、以下をサポートしています。
図 6-83 に、uPP の機能ブロック図を示します。